英特尔® Agilex™器件系列管脚连接指南

ID 683112
日期 9/22/2022
Public
文档目录

1.2.5. 外部存储器接口管脚

注: 英特尔建议您创建一个 英特尔® Quartus® Prime设计,输入您的器件I/O分配并编译设计。 英特尔® Quartus® Prime软件将会根据I/O分配和布局规则对管脚连接进行检查。这些规则因不同器件而异,这取决于器件密度、封装、I/O分配、电压分配以及其他未在本文档或器件手册中充分说明的因素。
表 6.  外部存储器接口管脚
管脚名称 管脚功能 管脚描述 连接指南
DQS[0:63] I/O,双向

在外部存储器接口连接中使用的可选的数据选通信号。这些管脚驱动到专用DQS相移电路。

受支持的I/O标准:

  • POD 1.2-V I/O标准
  • SSTL 1.2-V I/O标准
按照 英特尔® Quartus® Prime软件中的定义连接未使用的管脚。
DQSn[0:63] I/O,双向

在外部存储器接口连接中使用的可选的互补数据选通信号。这些管脚驱动到专用DQS相移电路。

受支持的I/O标准:

  • POD 1.2-V I/O标准
  • SSTL 1.2-V I/O标准
按照 英特尔® Quartus® Prime软件中的定义连接未使用的管脚。
DQ[0:63] I/O,双向

在外部存储器接口连接中使用的可选数据信号。指定DQ总线内的DQ比特的顺序并不重要。不过,如果您打算移植到一个具有不同DQ总线宽度的不同存储器接口,那么您将需要重新评估管脚分配。需要分析器件管脚说明(pin-out)文件中的所有相关DQS列内的可用DQ管脚。

受支持的I/O标准:

  • POD 1.2-V I/O标准
  • SSTL 1.2-V I/O标准
按照 英特尔® Quartus® Prime软件中的定义连接未使用的管脚。