英特尔® Agilex™器件系列管脚连接指南

ID 683112
日期 9/22/2022
Public
文档目录

1.7.2. HPS振荡器时钟输入管脚

注: 英特尔建议您创建一个 英特尔® Quartus® Prime设计,输入您的器件I/O分配并编译设计。 英特尔® Quartus® Prime软件将会根据I/O分配和布局规则对管脚连接进行检查。这些规则因不同器件而异,这取决于器件密度、封装、I/O分配、电压分配以及其他未在本文档或器件手册中充分说明的因素。
表 23.  HPS振荡器时钟输入管脚您必须对HPS提供一个输入时钟源。
HPS管脚功能 管脚说明和连接指南 管脚类型 有效分配
HPS_OSC_CLK

驱动主PLL的时钟输入管脚。

将一个单端时钟源连接到此管脚。此时钟源的I/O标准必须与VCCIO_HPS兼容。

输入 从48个HPS专用I/O中选择一个。关于所支持频率的详细信息,请参考 英特尔® Agilex™ 器件数据表