英特尔® Agilex™器件系列管脚连接指南

ID 683112
日期 9/22/2022
Public
文档目录

1.6.1. R-Tile电源管脚

注: 英特尔建议您创建一个 英特尔® Quartus® Prime设计,输入您的器件I/O分配并编译设计。 英特尔® Quartus® Prime软件将会根据I/O分配和布局规则对管脚连接进行检查。这些规则因不同器件而异,这取决于器件密度、封装、I/O分配、电压分配以及其他未在本文档或器件手册中充分说明的因素。
表 20.  R-Tile电源管脚
管脚名称 管脚功能 管脚描述 连接指南
VCC_HSSI_GXR[L,R] 电源

特定于R-tile的所有数字信号的主要数字电源。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCC_HSSI_GXR连接到0.9-V低噪声开关稳压器。请参考AN 910:英特尔Agilex配电网络设计指南来了解关于去耦电容要求的信息。

如果未使用此管脚,那么要连接到GND。

VCCH_GXR[L,R] 电源

用于收发器的次级高压模拟电源。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCCH_GXR连接到1.8-V低噪声开关稳压器。此电压轨必须使用适当的隔离滤波与VCCPT共享。

为了最大限度地减少稳压器开关噪声对通道抖动性能的影响,需要将稳压器开关频率保持在1 MHz以下。请参考AN 910:英特尔Agilex配电网络设计指南来了解关于去耦电容要求的信息。

如果未使用此管脚,那么要连接到GND。

VCCED_GXR[L,R] 电源

收发器数字电源。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCCED_GXR连接到一个专用的0.9-V线性稳压器或者低噪声开关稳压器。请参考AN 910:英特尔Agilex配电网络设计指南来了解关于去耦电容要求的信息。

如果未使用此管脚,那么要连接到GND。

VCCRT_GXR[L,R] 电源

用于R-tile的高速电路的模拟电源。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCCRT_GXR连接到一个专用的1.0-V线性稳压器或者带滤波器的低噪声开关稳压器。请参考AN 910:英特尔Agilex配电网络设计指南来了解关于布局布线(fitter)细节和去耦电容要求的信息。

此模拟电源不能被共享。

如果未使用此管脚,那么要连接到GND。

VCCE_DTS_GXR[L,R] 电源

1.0 V的DTS参考电压。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCCE_DTS_GXR连接到与VCCE_PLL_GXR相同的稳压器。请参考AN 910:英特尔Agilex配电网络设计指南来了解关于布局布线(fitter)细节和去耦电容要求的信息。

当没有使用此管脚时,需要连接到GND。

VCCE_PLL_GXR[L,R] 电源

PLL参考信号的电源。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCCE_PLL_GXR连接到与VCCE_DTS_GXR相同的稳压器。请参考AN 910:英特尔Agilex配电网络设计指南来了解关于布局布线(fitter)细节和去耦电容要求的信息。

当没有使用此管脚时,需要连接到GND。

VCCHFUSE_GXR[L,R] 电源

可编程的eFuse的电源。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCCHFUSE_GXR连接到一个专用的1.0-V线性或者低噪声开关稳压器。

即便在没有使用R-tile收发器的情况下,也必须对VCCHFUSE_GXR上电。关于此电压轨的去耦建议的更多信息,请参考AN 910: 英特尔Agilex配电网络设计指南

VCCCLK_GXR[L,R] 电源

特定于R-tile的所有数字信号的主要数字电源。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCCCLK_GXR连接到1.0-V低噪声开关稳压器。

VCCCLK_GXR可以通过铁氧体磁珠进行共享。请参考AN 910:英特尔Agilex配电网络设计指南来了解关于去耦电容要求的信息。

当没有使用此管脚时,需要连接到GND。