英特尔® Agilex™器件系列管脚连接指南

ID 683112
日期 9/22/2022
Public
文档目录

1.7.3. HPS JTAG管脚

注: 英特尔建议您创建一个 英特尔® Quartus® Prime设计,输入您的器件I/O分配并编译设计。 英特尔® Quartus® Prime软件将会根据I/O分配和布局规则对管脚连接进行检查。这些规则因不同器件而异,这取决于器件密度、封装、I/O分配、电压分配以及其他未在本文档或器件手册中充分说明的因素。
表 24.  HPS JTAG管脚您可以选择使用以下分配将HPS JTAG管脚连接到HPS专用I/O。
HPS管脚功能 管脚说明和连接指南 管脚类型 有效分配
JTAG_TCK

HPS JTAG测试时钟输入管脚。

通过一个1-kΩ – 10-kΩ下拉电阻将此管脚连接到GND。请不要将电压驱动至高过VCCIO_HPS电源。

您可以使用FPGA专用JTAG管脚作为一个选项来访问HPS JTAG。

输入 HPS_IOB_9
JTAG_TMS

HPS JTAG测试模式选择输入管脚。

通过一个1-kΩ – 10-kΩ上拉电阻将此管脚连接到VCCIO_HPS电源。请不要将电压驱动至高过VCCIO_HPS电源。

您可以使用FPGA专用JTAG管脚作为一个选项来访问HPS JTAG。

输入 HPS_IOB_10
JTAG_TDO

HPS JTAG测试数据输出管脚。

您可以使用FPGA专用JTAG管脚作为一个选项来访问HPS JTAG。

输出 HPS_IOB_11
JTAG_TDI

HPS JTAG测试数据输入管脚。

通过一个1-kΩ – 10-kΩ上拉电阻将此管脚连接到VCCIO_HPS电源。请不要将电压驱动至高过VCCIO_HPS电源。

您可以使用FPGA专用JTAG管脚作为一个选项来访问HPS JTAG。

输入 HPS_IOB_12