英特尔® Agilex™器件系列管脚连接指南

ID 683112
日期 9/22/2022
Public
文档目录

1.7.7. HPS USB管脚

注: 英特尔建议您创建一个 英特尔® Quartus® Prime设计,输入您的器件I/O分配并编译设计。 英特尔® Quartus® Prime软件将会根据I/O分配和布局规则对管脚连接进行检查。这些规则因不同器件而异,这取决于器件密度、封装、I/O分配、电压分配以及其他未在本文档或器件手册中充分说明的因素。
表 28.  HPS USB管脚有两个USB控制器(USB0和USB1)用于 英特尔® Agilex™ HPS。
HPS管脚功能 管脚说明和连接指南 管脚类型 有效分配
USB0_CLK USB0 Clock 输入 HPS_IOA_1
USB0_STP USB0 Stop Data 输出 HPS_IOA_2
USB0_DIR USB0 Direction 输入 HPS_IOA_3
USB0_DATA0 USB0 Data Bit 0 I/O HPS_IOA_4
USB0_DATA1 USB0 Data Bit 1 I/O HPS_IOA_5
USB0_NXT USB0 Next Data 输入 HPS_IOA_6
USB0_DATA2 USB0 Data Bit 2 I/O HPS_IOA_7
USB0_DATA3 USB0 Data Bit 3 I/O HPS_IOA_8
USB0_DATA4 USB0 Data Bit 4 I/O HPS_IOA_9
USB0_DATA5 USB0 Data Bit 5 I/O HPS_IOA_10
USB0_DATA6 USB0 Data Bit 6 I/O HPS_IOA_11
USB0_DATA7 USB0 Data Bit 7 I/O HPS_IOA_12
USB1_CLK USB1 Clock 输入 HPS_IOA_13
USB1_STP USB1 Stop Data 输出 HPS_IOA_14
USB1_DIR USB1 Direction 输入 HPS_IOA_15
USB1_DATA0 USB1 Data Bit 0 I/O HPS_IOA_16
USB1_DATA1 USB1 Data Bit 1 I/O HPS_IOA_17
USB1_NXT USB1 Next Data 输入 HPS_IOA_18
USB1_DATA2 USB1 Data Bit 2 I/O HPS_IOA_19
USB1_DATA3 USB1 Data Bit 3 I/O HPS_IOA_20
USB1_DATA4 USB1 Data Bit 4 I/O HPS_IOA_21
USB1_DATA5 USB1 Data Bit 5 I/O HPS_IOA_22
USB1_DATA6 USB1 Data Bit 6 I/O HPS_IOA_23
USB1_DATA7 USB1 Data Bit 7 I/O HPS_IOA_24