英特尔® Agilex™器件系列管脚连接指南

ID 683112
日期 9/22/2022
Public
文档目录

1.7.5. HPS SDMMC管脚

注: 英特尔建议您创建一个 英特尔® Quartus® Prime设计,输入您的器件I/O分配并编译设计。 英特尔® Quartus® Prime软件将会根据I/O分配和布局规则对管脚连接进行检查。这些规则因不同器件而异,这取决于器件密度、封装、I/O分配、电压分配以及其他未在本文档或器件手册中充分说明的因素。
表 26.  HPS SDMMC管脚 英特尔® 建议将一个1-kΩ到10-kΩ上拉电阻添加到每个使用的SDMMC数据信号。
HPS管脚功能 管脚说明和连接指南 管脚类型 有效分配(从其中的一组中选择)
Group 1 Group 2
SDMMC_CCLK SDMMC时钟输出 输出 HPS_IOA_1 HPS_IOB_15
SDMMC_CMD

SDMMC命令行。

通过一个弱上拉电阻将板级上的此管脚拉高。例如,一个10-kΩ到VCCIO_HPS。

I/O HPS_IOA_2 HPS_IOB_14
SDMMC_DATA0 SDMMC Data 0 I/O HPS_IOA_3 HPS_IOB_13
SDMMC_DATA1 SDMMC Data 1 I/O HPS_IOA_4 HPS_IOB_16
SDMMC_DATA2 SDMMC Data 2 I/O HPS_IOA_5 HPS_IOB_17
SDMMC_DATA3

SDMMC Data 3

当使用SD卡时,在SDMMC Data Bit 3上有一个现有的50-kΩ上拉电阻,您可以在HPS软件中使用SET_CLR_CARD_DETECT (ACMD42)命令将此电阻禁用。这不适用于eMMC flash。

I/O HPS_IOA_6 HPS_IOB_18
SDMMC_DATA4 SDMMC Data 4 I/O HPS_IOA_7 HPS_IOB_19
SDMMC_DATA5 SDMMC Data 5 I/O HPS_IOA_8 HPS_IOB_20
SDMMC_DATA6 SDMMC Data 6 I/O HPS_IOA_9 HPS_IOB_21
SDMMC_DATA7 SDMMC Data 7 I/O HPS_IOA_10 HPS_IOB_22
SDMMC_PWR_EN SDMMC Power Enable 输出 HPS_IOA_11 HPS_IOB_23