英特尔® Agilex™器件系列管脚连接指南

ID 683112
日期 9/22/2022
Public
文档目录

1.7.12. HPS UART管脚

注: 英特尔建议您创建一个 英特尔® Quartus® Prime设计,输入您的器件I/O分配并编译设计。 英特尔® Quartus® Prime软件将会根据I/O分配和布局规则对管脚连接进行检查。这些规则因不同器件而异,这取决于器件密度、封装、I/O分配、电压分配以及其他未在本文档或器件手册中充分说明的因素。
表 33.  HPS UART管脚有两个UART (UART0和UART1)控制器用于 英特尔® Agilex™ HPS。
HPS管脚功能 管脚说明和连接指南 管脚类型 有效分配(从其中的一组中选择)
Group 1 Group 2 Group 3
UART0_CTS_N

UART0 Clear to Send

这是一个低电平有效(active-low)信号。

输入 HPS_IOA_1 HPS_IOA_21 HPS_IOB_1
UART0_RTS_N

UART0 Request to Send

这是一个低电平有效(active-low)信号。

输出 HPS_IOA_2 HPS_IOA_22 HPS_IOB_2
UART0_TX UART0 Transmit 输出 HPS_IOA_3 HPS_IOA_23 HPS_IOB_3
UART0_RX UART0 Receive 输入 HPS_IOA_4 HPS_IOA_24 HPS_IOB_4
UART1_CTS_N

UART1 Clear to Send

这是一个低电平有效(active-low)信号。

输入 HPS_IOA_5 HPS_IOB_5 HPS_IOB_17
UART1_RTS_N

UART1 Request to Send

这是一个低电平有效(active-low)信号。

输出 HPS_IOA_6 HPS_IOB_6 HPS_IOB_18
UART1_TX UART1 Transmit 输出 HPS_IOA_7 HPS_IOB_7 HPS_IOB_15
UART1_RX UART1 Receive 输入 HPS_IOA_8 HPS_IOB_8 HPS_IOB_16