英特尔® Agilex™器件系列管脚连接指南

ID 683112
日期 9/22/2022
Public
文档目录

1.4.1. P-Tile电源管脚

注: 英特尔建议您创建一个 英特尔® Quartus® Prime设计,输入您的器件I/O分配并编译设计。 英特尔® Quartus® Prime软件将会根据I/O分配和布局规则对管脚连接进行检查。这些规则因不同器件而异,这取决于器件密度、封装、I/O分配、电压分配以及其他未在本文档或器件手册中充分说明的因素。
表 16.  P-Tile电源管脚
管脚名称 管脚功能 管脚描述 连接指南
VCCH_GXP[L1,L3] 电源

用于收发器和特定于P-tile的片上PLL的次级高压模拟电源。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCCH_GXP连接到一个1.8-V低噪声开关稳压器。此电压轨必须使用适当的隔离滤波与VCCPT共享。

即便在没有使用P-tile收发器的情况下,也必须对VCCH_GXP上电。关于此电压轨的去耦建议的更多信息,请参考AN 910: 英特尔® Agilex™ 配电网络设计指南

VCCRT_GXP[L1,L3] 电源

特定于P-tile的TX和RX通道的主要模拟电源。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCCRT_GXP连接到一个0.9-V低噪声开关稳压器。此电压轨可以使用适当的隔离滤波与VCCPT共享。

即便在没有使用P-tile收发器的情况下,也必须对VCCRT_GXP上电。关于此电压轨的去耦建议的更多信息,请参考AN 910: 英特尔® Agilex™ 配电网络设计指南

VCCCLK_GXP[L1,L3] 电源

特定于P-tile的LVCMOS I/O缓冲器电源轨。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCCCLK_GXP连接到一个1.8-V低噪声开关稳压器。此电压轨可以使用适当的隔离滤波与VCCPT共享。

即便在没有使用P-tile收发器的情况下,也必须对VCCCLK_GXP上电。关于此电压轨的去耦建议的更多信息,请参考AN 910: 英特尔® Agilex™ 配电网络设计指南

VCCFUSE_GXP 电源

固件读取一次性可编程的eFuse的内部设置时所需要的电源。

将此电压轨连接到一个0.9-V电源。此电压轨必须与VCC_HSSI_GXP共享。

即便在没有使用P-tile收发器的情况下,也必须对VCCFUSE_GXP上电。关于此电压轨的去耦建议的更多信息,请参考AN 910: 英特尔® Agilex™ 配电网络设计指南

VCC_HSSI_GXP[L1,L3] 电源

特定于E-tile的所有数字信号的主要数字电源。

关于受支持管脚的详细信息,请参考器件管脚说明(device pin-out)文件。

将VCC_HSSI_GXP连接到一个0.9-V低噪声开关稳压器。此电压轨必须与VCCH共享。

即便在没有使用P-tile收发器的情况下,也必须对VCC_HSSI_GXP上电。