Intel® Quartus® Prime Pro Edition用户指南: 部分重配置

ID 683834
日期 5/11/2020
Public
文档目录

1.2. 部分重配置过程序列

部分重配置设计必须启动PR操作,并将配置文件传送到PR控制模块( Intel® Arria® 10 Intel® Cyclone® 10 GX设计)或者SDM ( Intel® Agilex™ Intel® Stratix® 10设计)。在进行部分重配置之前,必须确保FPGA器件处于用户模式且处于功能状态。 以下步骤描述了部分重新配置序列:
  1. stop_req信号从顺序PR控制逻辑发送到PR区域以准备PR操作。接收到此信号后,PR区域将完成所有待定的传输并停止接受新传输。
  2. 等待stop_ack信号指示PR区域已准备好进行部分重配置。
  3. 使用PR控制逻辑来冻结PR区域的所有必要输出。此外,将所有初始化的RAM的时钟使能驱动为禁止状态。
  4. 将PR比特流发送到PR控制模块( Intel® Arria® 10 Intel® Cyclone® 10 GX设计)或者SDM ( Intel® Stratix® 10 Intel® Agilex™ 设计)以启动PR区域的PR进程。当使用任何的Partial Reconfiguration Controller Intel® FPGA IP时,IP core上的 Avalon® -MM或者 Avalon® -ST接口会提供此功能。当对 Intel® Arria® 10设计直接例化PR控制模块时,请参考PR控制模块信号时序图
  5. 成功完成PR操作后,复位PR区域。
  6. 通过置位start_req信号和置低freeze信号来发出PR操作开始的信号。
  7. 等待start_ack信号指示PR区域已准备好进行操作。
  8. 通过最新重配置的PR区域恢复FPGA操作。
图 2. PR进程顺序时序图