Intel® Stratix® 10嵌入式存储器用户指南

ID 683423
日期 11/19/2019
Public
文档目录

4.3.3. FIFO功能时序要求

如果在FIFO Intel® FPGA IP参数编辑器中使能了上溢保护电路,或者将OVERFLOW_CHECKING参数设置为ON,那么wrreq信号被忽略。如果在FIFO Intel® FPGA IP核界面中使能了下溢保护电路,或者将UNDERFLOW_CHECKING参数设置为ON,则rdreq信号被忽略(当FIFO为空时)。

如果未使能保护电路,就必须满足以下功能时序要求:

表 35.  功能时序要求
DCFIFO SCFIFO
wrfull信号置位时,同一时钟周期中的wrreq信号解除置位。 full信号置位时,同一时钟周期中的wrreq信号解除置位。
rdempty信号置位时,同一时钟周期中的rdreq信号解除置位。无论基于wrclkrdclk频率的预期行为如何,都必须遵循这些要求。 empty信号置位时,同一时钟周期中的rdreq信号解除置位。
图 32.  wrreq信号和wrfull信号的功能时序下图显示了wrreqwrfull信号的行为。
图 33.  rdreq信号和rdempty信号的功能时序下图显示了rdreqrdempty信号的行为。

DCFIFO所需的功能时序(如前所述)也适用于SCFIFO。两种模式之间的区别在于:对于SCFIFO,wrreq信号必须满足基于full信号的功能时序要求,而rdreq信号必须满足基于empty信号的功能时序要求。