L-tile和H-tile Avalon® 存储器映射 Intel® FPGA IP PCI Express* 用户指南

ID 683667
日期 11/11/2021
Public
文档目录

4.4.5. 电源管理

表 22.  电源管理参数

参数

描述

Endpoint L0s acceptable latency

Maximum of 64 ns

Maximum of 128 ns

Maximum of 256 ns

Maximum of 512 ns

Maximum of 1 us

Maximum of 2 us

Maximum of 4 us

No limit

此设计参数指定,器件与根复合之间的任意链路退出L0状态时,器件可接受的最大延迟。其设置Device Capabilities Register(0x084)中,Endpoint L0可接受延迟字段的只读值。

此Endpoint不支持L0s或L1状态。但在交换系统中,可能有链路连接到L0s和L1使能的交换机。设置此参数以允许系统配置软件来读取系统中所有器件的可接受延迟以及每个链路的退出延迟,从而确定可使能Active State Power Management(ASPM)的链路。此设置对Root Port禁用。

此参数的默认值是64 ns。对大多数设计而言,这是最安全的设置。

Endpoint L1 acceptable latency

Maximum of 1 us

Maximum of 2 us

Maximum of 4 us

Maximum of 8 us

Maximum of 16 us

Maximum of 32 us

Maximum of 64 ns

No limit

此值表示从L1状态转换到L0状态时Endpoint能承受的可接受延迟。也是Endpoint内部缓冲的间接度量。其设置Device Capabilities Register的Endpoint L1可接受延迟字段的只读值。

此Endpoint不支持L0s或L1状态。但交换系统中可能有链路连接到L0s和L1使能的交换机。设置此参数允许系统配置软件读取系统中所有器件的可接受延迟以及每个链路的退出延迟,从而确定可使能Active State Power Management(ASPM)的链路。此设置对Root Port禁用。

此参数的默认值是1 µs。对大多数设计而言,这是最安全的设置。

Intel L-/H-Tile Avalon-ST for PCI ExpressIntel L-/H-Tile Avalon-MM for PCI Express IP核不支持L1或L2低功率状态。如果链路进入此状态,则可执行一次复位(例如,通过置位pin_perst)以允许IP核退出低功率状态并恢复系统。

这些IP核也不支持向上游器件发送唤醒事件机制的频带内标示或边带WAKE#信号。