用于 PCIe* 解决方案的 Intel® Stratix® 10 Avalon® -ST和Single Root I/O Virtualization (SR-IOV)接口用户指南

ID 683111
日期 12/06/2017
Public
文档目录

6.1.22. PLL IP重配置

PLL重配置接口是一个包括11-bit地址和32-bit数据总线的 Avalon® -MM从接口。使用此总线对运行时只读的PLL寄存器的值进行动态修改。

为确保正确的系统操作,需要在更改只读PLL寄存器的值之后复位或重复 PCIe* 链路的器件枚举。

当使用参数编辑器开启Configuration, Debug and Extension Options标签上的Enable Transceiver dynamic reconfiguration时会出现这些信号。

表 47.  Hard IP重配置信号相同的一组信号可用于PLL1。

信号

方向

说明

reconfig_pll0_clk

Input

重配置时钟。该时钟的频率范围为100-125 MHz。

reconfig_pll0_rst_n

Input

此接口的低电平有效 Avalon® -MM复位。

reconfig_pll0_address[10:0]

Input

11‑bit重配置地址。

reconfig_pll0_read

Input

读信号。此接口非流水线化。在开始另一个读操作之前,必须等待reconfig_pll0_readdata[31:0]从当前读操作返回。

reconfig_pll0_readdata[31:0]

Output

32‑bit读数据。reconfig_pll0_readdata[31:0]reconfig_pll0_read置位之后的第三个周期上有效。

reconfig_pll0_readdatavalid Output 置位时,reconfig_pll0_readdata[31:0]上的数据是有效的。
reconfig_pll0_write

Input

写信号。

reconfig_pll0_writedata[31:0]

Input

32‑bit写数据。

reconfig_pll0_waitrequest Output 置位时,表明IP core还没准备好回应请求。