用于 PCIe* 解决方案的 Intel® Stratix® 10 Avalon® -ST和Single Root I/O Virtualization (SR-IOV)接口用户指南

ID 683111
日期 12/06/2017
Public
文档目录

6.1.19. Hard IP重配置

Hard IP重配置接口是一个包括21‑bit地址总线和8‑bit数据总线的Avalon-MM从接口。您可以使用此总线来动态修改运行时只读配置寄存器的值。 为确保正确的系统操作,在更Hard IP的只读配置寄存器的值后,需要复位或重复PCI Express链路的器件枚举。
表 45.  Hard IP重配置信号

信号

方向

说明

hip_reconfig_clk

Input

重配置时钟。该时钟的频率范围为100-125 MHz。

hip_reconfig_rst_n

Input

此接口的低电平有效Avalon-MM复位。

hip_reconfig_address[20:0]

Input

21‑bit重配置地址。

hip_reconfig_read

Input

读信号。此接口不是流水线化的。在开始另一个读操作之前,必须等待hip_reconfig_readdata[7:0]从当前读操作返回。

hip_reconfig_readdata[7:0]

Output

8‑bit读数据。hip_reconfig_readdata[7:0]hip_reconfig_read置位之后的第三个周期上可用。

hip_reconfig_readdatavalid Output 置位时,hip_reconfig_readdata[7:0]上的数据是有效的。
hip_reconfig_write

Input

写信号。

hip_reconfig_writedata[7:0]

Input

8‑bit写模型。

hip_reconfig_waitrequest Output 置位时,表明IP core还没准备好回应请求。