用于 PCIe* 解决方案的 Intel® Stratix® 10 Avalon® -ST和Single Root I/O Virtualization (SR-IOV)接口用户指南

ID 683111
日期 12/06/2017
Public
文档目录

6.1.8. 时钟

表 35.  时钟

信号

方向

说明

refclk

Input

这是PCI Express Card Electromechanical Specification Revision 2.0定义的IP core的输入参考时钟。频率为100 MHz ±300 ppm。
coreclkout_hip

Output

此时钟驱动Data Link,Transaction和Application Layers。对于Application Layer,频率取决于下表中指定的数据速率和通道数
数据速率 coreclkout_hip 频率
Gen1 x1, x2, x4, x8, and x16 125 MHz
Gen2 x1, x2, x4, and x8, 125 MHz
Gen2 x16 250 MHz
Gen3 x1, x2, and x4 125 MHz
Gen3 x8 250 MHz