用于 PCIe* 解决方案的 Intel® Stratix® 10 Avalon® -ST和Single Root I/O Virtualization (SR-IOV)接口用户指南

ID 683111
日期 12/06/2017
Public
文档目录

8.1.10.3. 初始VF和总共VF寄存器(Initial VFs and Total VFs Registers)

表 69.  Initial VFs and Total VFs Registers - 0x1C4

比特

说明

默认值

访问

[15:0]

初始VF。指定为此PF配置的VF的初始数量。

与TotalVFs的值相同

RO

[31:16]

总共的VF。指定连接到此PF的VF的总数量。

Platform Designer中设置

RO
表 70.  Function Dependency Link and NumVFs Registers - 0x1C8

比特位置

说明

默认值

访问

[15:0]

NumVFs。指定为此PF使能的VF的数量。仅当SR-IOV Control Register中的VF Enable比特为0时才可写。

0

RW

[31:16]

Function Dependency Link

0

RO

表 71.  VF Offset and Stride Registers - 0x1CC

比特

寄存器说明

默认值

访问

31 × 16

VF Stride

1

RO