用于 PCIe* 解决方案的 Intel® Stratix® 10 Avalon® -ST和Single Root I/O Virtualization (SR-IOV)接口用户指南

ID 683111
日期 12/06/2017
Public
文档目录

8.1.10.8. 通道状态寄存器(Lane Status Registers)

表 77.  Lane Error Status Register -

比特

寄存器说明

默认值

访问

[7:0]

Lane Error Status:每个1表示在相应通道中检测到一个错误。链路宽度为1时仅实现Bit 0。如果链路宽度为2,则实现Bits [1:0],以此类推。其他比特读为0。当最大数据速率为8 Gbps时,该寄存器仅存在于PF0中。

0

RW1CS

[31:8]

已保留

0

RO

表 78.  Lane Equalization Control Registers 0–3 -

此寄存器包含Transmitter Preset和Receiver Preset Hint值。Training Sequences在Link Equalization期间采集这些值。当最大数据速率为8 Gbps时,此寄存器仅存在于PF0中。地址0x20C上的Lane Equalization Control Registers 0记录通道0和1的值。地址0x20C上的Lane Equalization Control Registers 0记录通道2和3的值,以此类推。

比特

寄存器说明

默认值

访问

[6:0]

已保留

0x7F

RO

[7]

已保留

0

RO

[11:8]

上游端口通道0发送器预置(Upstream Port Lane 0 Transmitter Preset)

0xF

RO

[14:12]

上游端口通道0接收器预置技巧(Upstream Port Lane 0 Receiver Preset Hint)

0x7

RO

[15]

已保留

0

RO

[22:16]

一保留

0x7F

RO

[23]

已保留

0

RO

[27:24]

上游端口通道1发送器预置(Upstream Port Lane 0 Transmitter Preset)

0xF,当链路宽度 > 1

0,当链路宽度 = 1

RO

[30:28]

上游端口通道1接收器预置技巧(Upstream Port Lane 0 Receiver Preset Hint)

0x7,当链路宽度 > 1

0,当链路宽度 = 1

RO

[31]

已保留

0

RO