用于 PCIe* 解决方案的 Intel® Stratix® 10 Avalon® -ST和Single Root I/O Virtualization (SR-IOV)接口用户指南

ID 683111
日期 12/06/2017
Public
文档目录

8.1.10.13. ATS Capability Register and ATS Control Register

表 83.  ATS Capability Register and ATS Control Register - 0x288 低16位是ATS Capability Register,高16位是ATS Control Register

比特

寄存器说明

默认值

访问

[15]

Enable比特。设置时,Function能够缓存转换(translations)。

0

RW

[14:5] 保留。 0

RO

[4:0] Smallest Translation Unit (STU):此值指定最小数量的4096-byte模块(在Translation Completion或Invalidate Request中指定的)。这是2乘数的幂。模块数是2STU。0值表示一个模块,0x1F值表示231个模块,或者总共8 terabyte (TB)。 0

RW

[15:6] 保留。 0 RO
[5] Page Aligned Request:如果设置,则表明未转换的地址总是与4096-byte边界对齐。此比特硬连接到1。 1 RO
[4:0] Invalidate Queue Depth: 限制上游连接前,Function能够接受的Invalidate Requests的数量。如果为0,Function能够接受32个Invalidate Requests。 Platform Designer中设置 RO