用于 PCIe* 解决方案的 Intel® Stratix® 10 Avalon® -ST和Single Root I/O Virtualization (SR-IOV)接口用户指南

ID 683111
日期 12/06/2017
Public
文档目录

1.1. 用于PCIe包含可选SR-IOV的Avalon-ST接口简介(Avalon-ST Interface with Optional SR-IOV for PCIe Introduction)

Intel Intel® Stratix® 10 FPGA包含一个用于 PCI Express* 的可配置的硬化协议栈,符合PCI Express Base Specification 3.0 Intel® Stratix® 10 Hard IP for PCI Express* IP Core支持Gen1,Gen2和Gen3数据速率和x1,x2,x4,x8或者x16配置。

图 1. 包含Avalon-ST接口的 Intel® Stratix® 10 PCIe系列在下图中,EMIB代表Embedded Multi-die Interconnect Bridge(嵌入式多芯片互联桥接)。
表 1.   PCI Express*数据吞吐量

下表显示了1,2,4,8和16通道的Gen1,Gen2和Gen3的PCI Express链路的理论链路带宽。此表提供了单一发送(TX)或接收(RX)通道的带宽。对于双工操作,带宽会翻倍。协议对Gen1指定每秒2.5千兆传输(GT/s),对Gen2指定5.0 Gt/s,,对Gen3指定8.0 GT/s。Gen1和Gen2使用8B/10B编码(产生20%开销)。Gen3使用128b/130b编码(产生大概1.6%开销)。

  链路宽度
×1 ×2 ×4 ×8 ×16

PCI Express Gen1 (2.5 Gbps)

2

4

8

16

32

PCI Express Gen2 (5.0 Gbps)

4

8

16

32

64

PCI Express Gen3 (8.0 Gbps)

7.87

15.75

31.5

63

126