用于 PCIe* 解决方案的 Intel® Stratix® 10 Avalon® -ST和Single Root I/O Virtualization (SR-IOV)接口用户指南

ID 683111
日期 12/06/2017
Public
文档目录

8.1.10.1. ARI Enhanced Capability Header

表 64.  ARI Enhanced Capability ID -

比特

寄存器说明

默认值

默认值

访问

[15:0]

PCI Express Extended Capability ID for ARI.

0x000E

RO

[19:16]

Capability Version.

0x1

RO

[31:20]

  • 如果附加到此PF的VF数量不为零,那么此指针指向SR-IOV Capability, 0x200。否则,其值配置如下:
    • 8.0 Gt/s的最大链路速度的PF0: Next Capability = Secondary PCIe, 0x280。
    • 具有2.5或5.0 Gt/s最大链路速度和TPH Requester Capability的PF0: Next Capability = TPH Requester, 0x300。
    • 具有2.5或5.0 Gt/s最大链路速度和ATS Capability,但没有TPH Requester Capability的PF0:Next Capability = ATS, 0x3C0。
    • 具有TPH Requester Capability的PFs 1–3:Next Capability = TPH Requester, 0x300.
    • 具有ATS Capability的PFs 1–3:Next Capability = ATS, 0x3C0.
    • 所以其他情况:Next Capability = 0。

请参考说明部分

RO

表 65.  ARI Enhanced Capability Header and Control Register -

比特

寄存器说明

默认值

访问

[0]

指定在Function组级别对仲裁的支持。未实现。

0

RO

[7:1] 保留。

0

RO

[15:8]

ARI Next Function Pointer。指向下一个PF的指针。

1

RO

[31:16]

保留。

0

RO