Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

7.2.4. JTAG配置

Arria® 10器件中,JTAG指令优先于其它的配置方案。

Quartus® Prime通过编程器中的下载电缆生成一个用于JTAG配置的SRAM(目标文件)(.sof),您可以通过一条下载电缆使用该文件在 Quartus® Prime软件编程器中进行JTAG配置。或者,您可以将JRunner 软件和.rbf 一起使用或将 JAM™ 标准测试和编程语言(STAPL)格式文件(.jam)或JAM字节代码文件(.jbc)和其它第三方编程器工具一起使用。

注: 如果您使用基于JTAG的配置对 Arria® 10器件进行配置,那么就不能使用 Arria® 10解压缩或设计安全功能。

Arria® 10器件的芯片全复位(DEV_CLRn)和芯片全输出使能 (DEV_OE)管脚不影响JTAG边界扫描或编程操作。

Intel FPGA下载电缆支持1.5 V或1.8 V的VCCPGM电源;但不支持1.2 V的目标电源电压。