Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

7.3.6. 器件配置管脚

配置管脚汇总

下表列出了 Arria® 10配置管脚和它们的电源。

注: TDITMSTCKTDOTRST管脚由VCCPGM 供电。
注: CLKUSR DEV_OE DEV_CLRn DATA[31..1] DATA0 管脚在配置期间由VCCPGM 供电,并且如果它们被用作用户I/O管脚,那么将会由管脚所位于的bank的VCCIO 供电。
表 95.   Arria® 10器件的配置管脚总结
配置管脚 配置 方案 输入/输出 用户模式 供电支持
TDI JTAG 输入 VCCPGM
TMS JTAG 输入 VCCPGM
TCK JTAG 输入 VCCPGM
TDO JTAG 输出 VCCPGM
TRST JTAG 输入 V CCPGM
CLKUSR 所有方案 输入 I/O VCCPGM /VCCIO 32
CRC_ERROR 可选的,所有方案 输出 I/O VCCPGM /上拉
CONF_DONE 所有方案 双向 VCCPGM /上拉
DCLK FPP和PS 输入 V CCPGM
AS 输出 V CCPGM
DEV_OE 可选的,所有方案 输入 I/O VCCPGM /VCCIO 32
DEV_CLRn 可选的,所有方案 输入 I/O VCCPGM /VCCIO 32
INIT_DONE 可选的,所有方案 输出 I/O 上拉
MSEL[2..0] 所有方案 输入 V CCPGM
nSTATUS 所有方案 双向 VCCPGM /上拉
nCE 所有方案 输入 V CCPGM
nCEO 所有方案 输出 I/O 上拉
nCONFIG 所有方案 输入 V CCPGM
DATA[31..1] FPP 输入 I/O VCCPGM /VCCIO 32
DATA0 FPP和PS 输入 I/O VCCPGM /VCCIO 32
nCSO[2..0] AS 输出 VCCPGM
nIO_PULLUP 31 所有方案 输入 VCC
AS_DATA[3..1] AS 双向 VCCPGM
AS_DATA0 / ASDO AS 双向 V CCPGM
PR_REQUEST 部分重配置 输入 I/O V CCPGM /V CCIO 32
PR_READY 部分重配置 输出 I/O VCCPGM /VCCIO 32
PR_ERROR 部分重配置 输出 I/O VCCPGM /VCCIO 32
PR_DONE 部分重配置 输出 I/O VCCPGM /VCCIO 32
31 如果将nIO_PULLUP管脚连接到VCC,请确保配置前或配置器件所有用户I/O管脚和复用I/O管脚都处于逻辑0,从而避免从I/O管脚处抽取额外电流。
32 该管脚在配置之前和期间由VCCPGM 供电,并且如果它被用作用户I/O管脚,那么在用户模式期间由V CCIO 供电