仅对英特尔可见 — GUID: sam1403483370120
Ixiasoft
9.6.1. Arria® 10器件I/O管脚的边界扫描单元
Arria® 10器件3-bit BSC包含下面寄存器:
- 采集寄存器—通过OUTJ、OEJ和 PIN_IN 信号连接到内部器件数据。
- 更新寄存器—通过 PIN_OUT 和 PIN_OE 信号连接到外部数据。
TAP控制器从内部对IEEE Std. 1149.1寄存器((移位、时钟和更新)生成全局控制信号。指令寄存器的解码生成MODE信号。
边界扫描寄存器的数据信号路径从serial data in (SDI)信号到serial data out (SDO)信号运行。扫描寄存器开始于器件的TDI管脚并且结束于器件的TDO管脚。
图 173. Arria® 10器件中包含IEEE Std. 1149.1 BST电路的用户I/O BSC
注: TDI、TDO、TMS、TCK、TRST、VCC、GND、VREF、VSIGP、VSIGN、TEMPDIODE和RREF管脚没有BSC。
管脚类型 | 采集 | 驱动 | 注释 | ||||
---|---|---|---|---|---|---|---|
输出采集 寄存器 | OE采集 寄存器 | 输入 采集 寄存器 | 输出 更新 寄存器 | OE 更新 寄存器 | 输入 更新 寄存器 | ||
用户 I/O管脚 | OUTJ | OEJ | PIN_IN | PIN_OUT | PIN_OE | INJ | — |
专用时钟输入 | 无连接(N.C.) | N.C. | PIN_IN | N.C. | N.C. | N.C. | PIN_IN驱动到时钟网络或逻辑阵列 |
专用输入42 43 | N.C. | N.C. | PIN_IN | N.C. | N.C. | N.C. | PIN_IN驱动到控制逻辑 |
专用双向(开漏)44 | 0 | OEJ | PIN_IN | N.C. | N.C. | N.C. | PIN_IN 驱动到配置控制 |
专用双向45 | OUTJ | OEJ | PIN_IN | N.C. | N.C. | N.C. | PIN_IN驱动到配置控制并且 OUTJ驱动到输出缓冲器 |
专用输出46 | OUTJ | 0 | 0 | N.C. | N.C. | N.C. | OUTJ驱动到输出缓冲器 |
42 这包括nCONFIG、MSEL0、MSEL1、MSEL2、MSEL3、MSEL4和nCE管脚。
43 包括PLL_ENA、VCCSEL、PORSEL、nIO_PULLUP、nCONFIG、MSEL0、MSEL1、MSEL2、MSEL3、MSEL4和nCE管脚。
44 包括CONF_DONE和nSTATUS管脚。
45 包括DCLK管脚。
46 包括nCEO管脚。