Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

5.4.2.3. Arria® 10 SX封装的FPGA I/O资源

表 36.   Arria® 10 SX器件的GPIO缓冲和LVDS通道
  • U19封装是一种0.8 mm间距的焊球栅阵列。所有其它的封装是1.0 mm间距的焊球栅阵列。
  • LVDS通道数不包括专用的时钟管脚。
产品系列 封装 GPIO缓冲 LVDS通道
代码 类型 3 V I/O LVDS I/O 总数量
SX 160 U19 484-pin UBGA 48 148 196 74
F27 672-pin FBGA 48 192 240 96
F29 780-pin FBGA 48 240 288 120
SX 220 U19 484-pin UBGA 48 148 196 74
F27 672-pin FBGA 48 192 240 96
F29 780-pin FBGA 48 240 288 120
SX 270 F27 672-pin FBGA 48 192 240 96
F29 780-pin FBGA 48 312 360 156
F34 1,152-pin FBGA 48 336 384 168
F35 1,152-pin FBGA 48 336 384 168
SX 320 F27 672-pin FBGA 48 192 240 96
F29 780-pin FBGA 48 312 360 156
F34 1,152-pin FBGA 48 336 384 168
F35 1,152-pin FBGA 48 336 384 168
SX 480 F29 780-pin FBGA 48 312 360 156
F34 1,152-pin FBGA 48 444 492 222
F35 1,152-pin FBGA 48 348 396 174
SX 570 F34 1,152-pin FBGA 48 444 492 222
F35 1,152-pin FBGA 48 348 396 174
NF40 1,517-pin FBGA 48 540 588 270
KF40 1,517-pin FBGA 96 600 696 300
SX 660 F34 1,152-pin FBGA 48 444 492 222
F35 1,152-pin FBGA 48 348 396 174
NF40 1,517-pin FBGA 48 540 588 270
KF40 1,517-pin FBGA 96 600 696 300