Intel® Arria® 10内核架构和通用I/O手册

ID 683461
日期 5/08/2017
Public
文档目录

5.5.1.2. Arria® 10 器件的I/O缓冲器和寄存器

I/O寄存器由用于处理管脚至内核的数据的输入路径、用于处理内核至管脚的数据的输出路径和用于处理OE信号至输出缓冲的输出使能(OE)路径组成。这些寄存器实现更快的源同步(source-synchronous)寄存器到寄存器(register-to-register)的传输和重同步。

输入和输出路径包含下面的模块:

  • 输入寄存器 — 支持从外设到内核传输半/全速率数据,并支持从I/O缓冲器中采集双倍或单倍数据速率的数据。
  • 输出寄存器 — 支持从内核到外设传输半/全速率数据,并支持将双倍或单倍数据速率的数据传输到I/O缓冲器。
  • OE寄存器 — 支持从内核到外设传输半速率或全速率数据,并支持将单速率的数据传输到I/O缓冲器。

输入和输出路径也支持下面的功能:

  • 时钟使能。
  • 异步或同步复位。
  • 输入和输出路径的旁路模式。
  • 输入和输出路径上的延迟链。
图 81.  Arria® 10 器件的IOE结构该图显示了 Arria® 10 FPGA的IOE结构。