AN 886: Intel® Agilex™ SoC器件设计指南

ID 683634
日期 1/22/2021
Public
文档目录

5.2.2.3.2. 可选的I/O标准和灵活的I/O Bank检查表

表 31.  可选的I/O标准和灵活的I/O Bank检查表
编号 是否完成? 检查表项目
1   为每个I/O管脚选择合适的信号类型和I/O标准。I/O bank都位于顶部和底部的I/O Bank行内。每个I/O bank有其自身的PLL、DPA和SERDES电路。
2   确保在目标I/O bank组中使用合适的I/O标准支持。
3   将共享电压电平的I/O管脚置于同一I/O bank组中。
4   验证每个I/O bank中的所有输出信号是否会以该bank的VCCIO电压电平输出。
5   验证每个I/O bank的所有电压参考信令是否会使用bank的VREF电压电平。
6   检查I/O bank是否支持LVDS和收发器特性。
7   将共享OCT校准块的I/O管脚置于同一I/O tile中。

Intel® Agilex™ I/O管脚排列在称为“模块化I/O bank”(modular I/O bank)的各组中。确保信令使用正确的专用管脚输入,例如,时钟和全局控制信令。

电路板必须为每个bank提供一个VCCIO_PIO电压电平,以用于bank中每个VCCIO_PIO管脚。每个I/O bank均由特定bank的VCCIO_PIO管脚上电,并独立于其他I/O bank中的VCCIO_PIO管脚。单个I/O bank支持驱动和接收电压等于VCCIO_PIO的单端输出和输入信号。一个I/O bank可同时支持任何数量不同I/O标准的输入信号。

为支持参考电压I/O标准,每个I/O bank可支持使用同一VREF总线的多个VREF管脚。 Intel® Agilex™ GPIO bank支持内部和外部VREF类型。每个I/O数据通道(lane)必须共享同一VREF类型。针对不同的I/O标准为Bank中的VREF管脚设置正确的电压。每个I/O bank在给定时间内只能有一个VCCIO_PIO电压电平和一个VREF电压电平。如果VREF管脚不作为参考电压使用,则不可作为常规I/O管脚使用,且应与同一bank中的VCCIO_PIO GND相连。

包含单端或差分标准的I/O bank可支持参考电压标准,但所有参考电压应采用相同的VREF设置。参考电压双向和输出信号必须以I/O bank的VCCIO_PIO电压电平输出。

不同的I/O Bank对1.5V True Differential Signaling提供不同的支持, Intel® Agilex™ 收发器Bank包含其他I/O支持。

GPIO bank支持1.2V/ 1.5V VCCIO_PIO 的真差分输入标准。1.5V VCCIO_PIO bank支持真差分输出标准。I/O管脚组成单向真差分通道对。