AN 886: Intel® Agilex™ SoC器件设计指南

ID 683634
日期 1/22/2021
Public
文档目录

5.1.3.3. HPS时钟,复位和PoR的管脚功能与连接

在规划和设计板级复位逻辑和电路时,应考虑HPS时钟管脚和可选复位管脚的具体功能行为和要求。

指南:选择HPS时钟输入的管脚位置。

HPS_OSC_CLK可置于HPS Dedicated I/O Bank内任何位置。使用HPS Platform Designer元件选择HPS_OSC_CLK的管脚,并验证其与约束到本bank的其他HPS外设I/O位置的兼容性。

指南:观察nCONFIGHPS_COLD_nRESET的最小置位时间规格

nCONFIGHPS_COLD_nRESET管脚的置位时间必须为 Intel® Agilex™ 器件系列管脚连接指南的HPS部分中指定的最短时间。

指南:请勿将HPS_COLD_nRESET连接到SDM QSPI复位。

HPS_COLD_nRESET为双向管脚,输入SDM以启动HPS及其外设的冷复位处理。可使用HPS_COLD_nRESET输出在HPS复位时,将电路板上应复位的其他器件复位。然而因为SDM通过软件处理QSPI复位。所以将HPS_COLD_nRESET连接到SDM QSPI复位会导致不确定的系统行为。