AN 886: Intel® Agilex™ SoC器件设计指南

ID 683634
日期 1/22/2021
Public
文档目录

6.1.8. 器件配置规划

表 59.  器件配置规划检查表
编号 是否完成? 检查表项目
1   考虑是否需要多个配置方案。
2   确保EMIF的Transceivers和CLK有可用的OSC_CLK_1REFCLK外部时钟。
3   如果设计中使用PCIe、收发器通道、HPS、High Bandwidth存储器(HBM2)IP核或SmartVID,需遵循配置指南和其他时钟要求。请参阅 Intel® Agilex™ Configuration User Guide Intel® Agilex™ Power Management User Guide获得指导。
4   Intel强烈建议在设计中使用 Intel® Agilex™ Reset Release IP来提供逻辑的已知初始化状态,以便开始操作。 Intel® Quartus® Prime软件19.1及以后版本中提供Reset Release IP。请参阅 Intel® Agilex™ Configuration User Guide获得指导。
5   请确保驱动nCONFIG以用于被动配置模式,并将其拉高以用于主动配置模式;按照 Intel® Agilex™ Device Family Pin Connection Guidelines Intel® Agilex™ Configuration User Guide中的指导监控nSTATUS来确保配置可靠性。
6   请确保nCONFIG不是由FPGA,HPS I/O或对FPGA或HPS I/O存在任何依赖性的组件直接驱动。
7   必须将串行flash或quad SPI flash复位管脚连接到AS_nRST管脚。SDM必须完全控制QSPI复位。请勿将quad SPI复位管脚连接任何外部主机。

Intel® Agilex™ 器件基于SRAM单元。因为SRAM为易失性设备,所以每次 Intel® Agilex™ 器件上电时都必须往器件中下载配置数据。考虑是否需要多个配置方案,例如,一个调试或测试方案,一个生产环境方案。

尽早选择器件配置方法使系统和电路板设计人员确定系统需要哪些配套器件(如有)。电路板布局也取决于可编程器件使用的配置方法,这是因为不同的方案要求不同的连接。

此外, Intel® Agilex™ 器件根据您的配置方案提供高级配置功能。 Intel® Agilex™ 器件还包括可选的配置管脚和一个重配置选项,应该在设计过程中尽早选择(并在 Intel® Quartus® Prime软件中设置),从而获得关于电路板和系统设计所需的全部信息。