用于 PCI Express* 的 Intel® FPGA R-tile Avalon® Streaming IP用户指南

ID 683501
日期 3/28/2022
Public

本文档可提供新的版本。客户应 单击此处 前往查看最新版本。

文档目录

7. 用于PCI Express的Intel FPGA R-tile Avalon® Streaming IP用户指南文档修订历史

文档版本 Intel® Quartus® Prime版本 IP版本 修订内容
2022.03.28 22.1 5.0.0

将Questa* FPGA Edition从功能部分,“支持的仿真器”列表中删除。

更新了性能和资源利用率部分中FPGA架构速度等级表。

时钟部分,更新了应用时钟频率表。

硬IP重配置接口中,对需要在Application逻辑中实现的PCI Express Capability Structure寄存器的列表进行了更新。

更新了Completion Buffer Size部分中的表格。

将子小节D3Hot Exit Initiated by HostD3Hot Exit Initiated by EPD3Cold EntryD3Cold Exit添加到电源管理接口部分。

修改了PIPE Direct复位序列部分中给出的步骤列表。

修改了PIPE Direct速度改变部分中给出的描述。

2021.12.13 21.4 4.0.0

添加了新的小节,BTI保护模式

更新了Completion缓冲区大小部分,以显示正确的缓冲区大小。还添加了示例以显示Memory Read请求消耗的Completion缓冲区entry数量。最后,针对Application逻辑添加了一个建议的流程来跟踪completion缓冲entry,并在此基础上调度对R-Tile Avalon® Streaming Intel FPGA IP for PCI Express的Non-Posted (NP)请求。

更新了Avalon Streaming RX接口Avalon Streaming TX接口的文本描述和时序波形,以显示用户应用逻辑如何正确使用这些接口。

更新了Deskew Channel小节中的信号描述和时序波形,以显示用户应用逻辑如何正确使用这些接口。

2021.10.06 21.3 3.0.0 删除了ECRC小节,因为缺少关于ECRC或LCRC计数器的寄存器偏移的信息。
2021.10.04 21.3 3.0.0

更新了PCI Express ModePIPE Direct Mode小节中的结构图,以匹配R-tile Avalon® Streaming Intel FPGA IP for PCI Express的块符号21.3上的接口信号。

Avalon Streaming TX Interface部分添加了一个注释,以阐明对于该接口,SOP只能在segments 0和segments 2上发送。

添加了根端口枚举附录章节。

2021.07.12 21.2 2.0.0 首次发布。