Intel® Quartus® Prime Standard Edition用户指南: 设计优化

ID 683230
日期 11/12/2018
Public
文档目录

7. 使用Chip Planner的工程变更命令

可编程逻辑可适应设计周期后期出现的系统规范变化。 在典型工程项目开发周期中,可编程逻辑部分的规范可能在工程项目开始后或集成全部系统元件期间有所改变。最后关头的设计变更,通常称为工程变更命令(ECO,engineering change orders),是完全编译设计后对设计功能性的小规模针对性变更。

Chip Planner支持ECO,允许在支持器件的设计后期快速有效更改逻辑。Chip Planner提供在所选FPGA器件体系结构中映射出的后布局布线设计的可视化显示,从而允许您创建,移动和删除逻辑单元和I/O原子。

注: Intel® Quartus® Prime Standard Edition ECO功能不支持 Intel® Arria® 10器件。

除进行ECO外,Chip Planner还允许对路由拥塞,相对资源使用,逻辑布局, Logic Lock (Standard)区域,扇入和扇出,寄存器之间的路径和路径延迟估算执行详细分析。

ECO直接应用于支持目标器件的原子。因此,执行一个ECO依赖于您对目标器件的器件体系结构的理解。