Intel® Quartus® Prime Standard Edition用户指南: 设计优化

ID 683230
日期 11/12/2018
Public
文档目录

5. 分析和优化设计平面布局规划

随着FPGA设计密度的增加,分析设计性能,布线拥塞和逻辑布局的能力对于满足设计要求至关重要。 本章讨论Chip Planner和 Logic Lock (Standard)区域如何帮助改善设计布局规划。

设计布局规划分析有助于收敛时序并确保高度复杂设计中实现最佳性能。通过 Intel® Quartus® Prime Chip Planner的分析能力,可帮助快速完成设计的时序收敛。可将Chip Planner连同 Logic Lock (Standard)区域一起使用以分层编译设计并协助布局规划。此外,使用分区保留单次编译运行后的布局和布线结果。

可执行设计分析,以及通过Chip Planner创建并优化设计布局规划。要进行I/O约束,请使用Pin Planner。