Intel® Quartus® Prime Standard Edition用户指南: 调试工具

ID 683552
日期 9/24/2018
Public
文档目录

5.9.5. 在具备配置比特流安全性的器件中使用Signal Tap Logic Analyzer

某些器件系列在配置过程中使用on-device AES解密引擎来支持比特流解密。您仍然可以使用Signal Tap Logic Analyzer分析FPGA内的功能数据。但是请注意,在将安全密钥编程到器件中后无法进行JTAG配置。

Intel FPGA建议您在设计的原型和调试阶段使用未加密的比特流。使用未加密的比特流,可以在调试周期内通过JTAG连接生成新的编程文件并重新配置器件。

如果必须使用包含加密比特流的Signal Tap Logic Analyzer,那么要首先使用Passive Serial (PS),Fast Passive Parallel (FPP)或者Active Serial (AS)配置模式通过一个加密配置文件对器件进行配置。设计必须至少包含一个Signal Tap Logic Analyzer的实例。使用一个Signal Tap Logic Analyzer实例对FPGA进行配置之后,在 Intel® Quartus® Prime软件中打开Signal Tap Logic Analyzer时,然后扫描链并准备通过JTAG连接获取数据。