Intel® Quartus® Prime Standard Edition用户指南: 调试工具

ID 683552
日期 9/24/2018
Public
文档目录

3.3.1.1.1. 从内部PLL生成reconfig_clk

您可以使用内部PLL来生成reconfig_clk,方法是通过更改Platform Designer (Standard)连接来延迟偏移校准(offset cancellation),直到生成的时钟稳定为止。
  • 如果在重新配置时钟的所需频率范围内没有自由运行的时钟,那么在设计示例的顶层添加一个PLL。频率范围取决于器件系列。请参考相应的器件系列数据表。
  • 当使用一个内部PLL时,在生成的时钟稳定前先不要进行偏移校准(offset cancellation)。这可以通过将内部PLL的pll_locked信号连接到Platform Designer (Standard)系统.clk_clk_in_reset_n端口,而不是连接到system_reset信号来完成。
  • 使用您自己的逻辑来实现Platform Designer (Standard)系统之外的过滤器逻辑(filter logic),逆变器(inverter)以及与reconfig_clk的同步。

您可以在Intel FPGA Knowledge Base中找到support solution。该解决方案仅应用于 Arria® V Cyclone® V Stratix® IV GX/GT和 Stratix® V器件。