Intel® Quartus® Prime Standard Edition用户指南: 调试工具

ID 683552
日期 9/24/2018
Public
文档目录

5.5.5. 使用Signal Tap Logic Analyzer的时序保留

除验证功能外,时序收敛是一个设计成功运行最关键的部分之一。
注: 当您使用Signal Tap Logic Analyzer而不使用增量编译对一个工程进行编译时,必须将IP添加到现有设计中。这种添加通常会影响设计的现有布局,布线和时序。为了最大程度地减少Signal Tap Logic Analyzer对设计的影响,需要对工程使用增量编译。增量编译是新设计中的默认设置。您可以轻松地在现有设计中使能增量编译功能。当Signal Tap Logic Analyzer位于设计分区中时,它对设计几乎没有影响。

对于 Intel® Arria® 10器件, Intel® Quartus® Prime Standard Edition软件不支持通过Rapid Recompile对post-fit tap的时序保留。

以下技术可以帮助您保持时序:

  • 避免将关键路径信号添加到.stp文件中。
  • 最小化添加到.stp文件中的组合信号的数量,并尽可能添加寄存器。
  • 对设计中的每个时钟指定一个fMAX约束。