Intel® Quartus® Prime Standard Edition用户指南: 调试工具

ID 683552
日期 9/24/2018
Public
文档目录

5.3.9.1. 输入端口模式

当使用输入端口模式时,Signal Tap Logic Analyzer将设计中的所有端口都作为一个输入。 采集期间,如果信号在时钟边沿上为高电平,那么Signal Tap Logic Analyzer将数据储存在闪存中。如果信号在时钟边沿上为低电平,那么Logic Analyzer会忽略数据样本。如果不指定一个内部节点,那么 Logic Analyzer将创建一个管脚,并将其连接到此输入端口。

如果通过.stp文件创建一个Signal Tap Logic Analyzer实例,那么使用Setup选项卡上的input port域指定存储限定符信号。您必须指定此端口,使您的工程能够进行编译。

如果使用参数编辑器,那么存储资格输入端口(如果已指定)将显示在生成的实例化模板中。然后,您可以将此端口连接到RTL中的一个信号。

图 47. 在重复数据码型的数据采集中比较连续和输入端口采集模式
  • 连续模式:
  • 输入端口存储限定符: