JESD204B Intel® FPGA IP用户指南

ID 683442
日期 9/10/2020
Public
文档目录

4.1. 发送器

连接到DAC器件的发送器模块,接收一个或多个样点数据流,将其转换成一个或多个串行流。

发送器执行以下功能:

  • 数据加扰
  • 帧和通道对齐
  • 字符生成
  • 串行通道监控
  • 8B/10B编码
  • 数据串化器
图 11. 发送器数据路径结构图


发送器模块包含下列模块:
  • TX CSR—管理配置和状态寄存器。
  • TX_CTL—管理SYNC_N信号、控制数据链路层状态的状态机、LMFC和整条链路的确定性延迟。
  • TX Scrambler and Data Link Layer—给以32位数据以实现Initial Lane Alignment Sequence (ILAS),执行加扰、通道插入和字符的帧对齐。