Intel® Arria® 10 GX,GT和SX器件系列管脚连接指南

ID 683814
日期 12/23/2020
Public

共享的3V I/O Bank管脚

注: Intel® 建议您创建一个 Intel® Quartus® Prime设计,输入器件I/O约束并编译设计。 Intel® Quartus® Prime软件将会根据I/O约束和布局规则检查管脚连接。这些规则因不同器件而异,这取决于器件密度、封装、I/O约束、电压分配以及其他未在本文档或器件手册中充分说明的因素。
表 14.  共享的3V I/O Bank管脚HPS Shared I/O在HPS冷复位期间是输入三态(input tri-state)。关于详细信息,请参考 Intel® Arria® 10 Hard Processor System Technical Reference Manual中的A.4.6.1 I/O State部分。
HPS管脚名称 管脚类型 管脚功能

请参考注释16和17。

管脚描述 连接指南
HPS_Shared_Q1_1 I/O Pin Mux Select 2 SPIS0 Clock

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

当此管脚用于SD/MMC/eMMC器件时, 使用一个弱上拉电阻(如10-kΩ)拉高电路板上的此管脚。

Pin Mux Select 3 SPIM0 Slave Select 1

请参考注释19。

Pin Mux Select 4 SDMMC Data Bit 0
Pin Mux Select 8 USB0 Clock
Pin Mux Select 13 UART0 Clear to Send

请参考注释19。

Pin Mux Select 14 NAND Data Bit 0
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 0
HPS_Shared_Q1_2 I/O Pin Mux Select 2 SPIS 0 Master Out Slave In

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

当此管脚用于SD/MMC/eMMC器件时, 使用一个弱上拉电阻(如10-kΩ)拉高电路板上的此管脚。

Pin Mux Select 3 SPIM 1 Slave Select 1

请参考注释19。

Pin Mux Select 4 SDMMC Command Line
Pin Mux Select 8 USB 0 Stop Data
Pin Mux Select 13 UART 0 Request to Send

请参考注释19。

Pin Mux Select 14 NAND Data Bit 1
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 1
HPS_Shared_Q1_3 I/O Pin Mux Select 0 I2C 1 Serial Data 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 2 SPIS 0 Slave Select 0

请参考注释19。

Pin Mux Select 4 SDMMC Clock Out
Pin Mux Select 8 USB 0 Direction
Pin Mux Select 13 UART 0 Transmit
Pin Mux Select 14 NAND Write Enable

请参考注释19。

Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 2
HPS_Shared_Q1_4 I/O Pin Mux Select 0 I2C 1 Serial Clock

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

当此管脚用于SD/MMC/eMMC器件时, 使用一个弱上拉电阻(如10-kΩ)拉高电路板上的此管脚。

Pin Mux Select 2 SPIS 0 Master In Slave Out
Pin Mux Select 4 SDMMC Data Bit 1
Pin Mux Select 8 USB 0 Data Bit 0
Pin Mux Select 13 UART 0 Receive
Pin Mux Select 14 NAND Read Enable

请参考注释18。

Pin Mux Select 15

请参考注释18

GPIO 0 Bit 3
HPS_Shared_Q1_5 I/O Pin Mux Select 0 I2C 0 Serial Data

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

当此管脚用于SD/MMC/eMMC器件时, 使用一个弱上拉电阻(如10-kΩ)拉高电路板上的此管脚。

Pin Mux Select 3 SPIM 0 Clock
Pin Mux Select 4 SDMMC Data Bit 2
Pin Mux Select 8 USB0 Data Bit 1
Pin Mux Select 12 QSPI Slave Select 2
Pin Mux Select 13 UART 1 Clear to Send

请参考注释19。

Pin Mux Select 14 NAND Write Protect

请参考注释19。

Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 4
HPS_Shared_Q1_6 I/O Pin Mux Select 0 I2C 0 Serial Clock

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

当此管脚用于SD/MMC/eMMC器件时, 使用一个弱上拉电阻(如10-kΩ)拉高电路板上的此管脚。

SD卡在SDMMC Data Bit 3上有一个内部的上拉,可以使用SET_CLR_CARD_DETECT (ACMD42)命令在软件中将其禁用。这不适用于MMC/eMMC flash。

Pin Mux Select 3 SPIM 0 Master Out Slave In
Pin Mux Select 4 SDMMC Data Bit 3
Pin Mux Select 8 USB 0 Next Data
Pin Mux Select 12 QSPI Slave Select 3
Pin Mux Select 13 UART 1 Request to Send

请参考注释19。

Pin Mux Select 14 NAND Data Bit 2
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 5
HPS_Shared_Q1_7 I/O Pin Mux Select 0 I2C EMAC 2 Serial Data

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

当此管脚用于MMC/eMMC器件时, 使用一个弱上拉电阻(如10-kΩ)拉高电路板上的此管脚。

Pin Mux Select 1 EMAC 2 MDIO
Pin Mux Select 3 SPIM 0 Master In SlaveOut
Pin Mux Select 4 SDMMC Data Bit 4
Pin Mux Select 8 USB0 Data Bit 2
Pin Mux Select 13 UART 1 Transmit
Pin Mux Select 14 NAND Data Bit 3
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 6
HPS_Shared_Q1_8 I/O Pin Mux Select 0 I2C EMAC 2 Serial Clock

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

当此管脚用于MMC/eMMC器件时, 使用一个弱上拉电阻(如10-kΩ)拉高电路板上的此管脚。

Pin Mux Select 1 EMAC 2 MDC
Pin Mux Select 3 SPIM 0 Slave Select 0

请参考注释19。

Pin Mux Select 4 SDMMC Data Bit 5
Pin Mux Select 8 USB 0 Data Bit 3
Pin Mux Select 13 UART 1 Receive
Pin Mux Select 14 NAND Command Latch Enable
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 7
HPS_Shared_Q1_9 I/O Pin Mux Select 0 I2C EMAC 1 Serial Data

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

当此管脚用于MMC/eMMC器件时, 使用一个弱上拉电阻(如10-kΩ)拉高电路板上的此管脚。

Pin Mux Select 1 EMAC 1 MDIO
Pin Mux Select 2 SPIS 1 Clock
Pin Mux Select 3 SPIM 1 Clock
Pin Mux Select 4 SDMMC Data Bit 6
Pin Mux Select 8 USB 0 Data Bit 4
Pin Mux Select 14 NAND Data Bit 4
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 8
HPS_Shared_Q1_10 I/O Pin Mux Select 0 I2C EMAC 1 Serial Clock

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

当此管脚用于MMC/eMMC器件时, 使用一个弱上拉电阻(如10-kΩ)拉高电路板上的此管脚。

Pin Mux Select 1 EMAC 1 MDC
Pin Mux Select 2 SPIS 1 Master Out Slave In
Pin Mux Select 3 SPIM 1 Master Out Slave In
Pin Mux Select 4 SDMMC Data Bit 7
Pin Mux Select 8 USB 0 Data Bit 5
Pin Mux Select 14 NAND Data Bit 5
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 9
HPS_Shared_Q1_11 I/O Pin Mux Select 0 I2C EMAC 0 Serial Data

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

当此管脚用于MMC/eMMC器件时, 使用一个弱上拉电阻(如10-kΩ)拉高电路板上的此管脚。

Pin Mux Select 1 EMAC 0 MDIO
Pin Mux Select 2 SPIS 1 Slave Select 0

请参考注释19。

Pin Mux Select 3 SPIM 1 Master In Slave Out
Pin Mux Select 8 USB 0 Data Bit 6
Pin Mux Select 14 NAND Data Bit 6
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 10
HPS_Shared_Q1_12 I/O Pin Mux Select 0 I2C EMAC 0 Serial Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 1 EMAC 0 MDC
Pin Mux Select 2 SPIS 1 Master In Slave Out
Pin Mux Select 3 SPIM 1 Slave Select 0

请参考注释19。

Pin Mux Select 8 USB 0 Data Bit 7
Pin Mux Select 14 NAND Data Bit 7
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 11
HPS_Shared_Q2_1 I/O Pin Mux Select 4 EMAC 0 Transmit Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 USB 1 Clock
Pin Mux Select 14 NAND Address Latch Enable
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 12
HPS_Shared_Q2_2 I/O Pin Mux Select 4 EMAC 0 Transmit Control

如果用作NAND Ready/Busy输入,那么通过一个1–10-kΩ上拉电阻将此管脚连接到NAND_RB管脚位于的专用I/O bank中的VCCIO_2L

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 USB 1 Stop Data
Pin Mux Select 14 NAND Ready/Busy
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 13
HPS_Shared_Q2_3 I/O Pin Mux Select 4 EMAC 0 Receive Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 USB 1 Direction
Pin Mux Select 14 NAND Chip Enable

请参考注释19。

Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 14
HPS_Shared_Q2_4 I/O Pin Mux Select 4 EMAC 0 Receive Control 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 USB 1 Data Bit 0
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 15
HPS_Shared_Q2_5 I/O Pin Mux Select 4 EMAC 0 Transmit Data Bit 0 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 USB 1 Data Bit 1
Pin Mux Select 14 NAND Data Bit 8
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 16
HPS_Shared_Q2_6 I/O Pin Mux Select 4 EMAC 0 Transmit Data Bit 1 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 USB 1 Next Data
Pin Mux Select 14 NAND Data Bit 9
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 17
HPS_Shared_Q2_7 I/O Pin Mux Select 4 EMAC0 Receive Data Bit 0 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 USB1 Data Bit 2
Pin Mux Select 14 NAND Data Bit 10
Pin Mux Select 15

请参考注释18。

GPIO0 Bit 18
HPS_Shared_Q2_8 I/O Pin Mux Select 3 SPIM 1 Slave Select 1

请参考注释19。

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 4 EMAC 0 Receive Data Bit 1
Pin Mux Select 8 USB 1 Data Bit 3
Pin Mux Select 14 NAND Data Bit 11
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 19
HPS_Shared_Q2_9 I/O Pin Mux Select 0 I2C 1 Serial Data 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 2 SPIS 0 Clock
Pin Mux Select 3 SPIM 1 Clock
Pin Mux Select 4 EMAC 0 Transmit Data Bit 2
Pin Mux Select 8 USB 1 Data Bit 4
Pin Mux Select 13 UART 0 Clear to Send

请参考注释19。

Pin Mux Select 14 NAND Data Bit 12
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 20
HPS_Shared_Q2_10 I/O Pin Mux Select 0 I2C 1 Serial Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 2 SPIS 0 Master Out Slave In
Pin Mux Select 3 SPIM 1 Master Out Slave In
Pin Mux Select 4 EMAC 0 Transmit Data Bit 3
Pin Mux Select 8 USB 1 Data Bit 5
Pin Mux Select 13 UART 0 Request to Send

请参考注释19。

Pin Mux Select 14 NAND Data Bit 13
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 21
HPS_Shared_Q2_11 I/O Pin Mux Select 0 I2C 0 Serial Data 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 2 SPIS 0 Slave Select 0

请参考注释19。

Pin Mux Select 3 SPIM 1 Master In Slave Out
Pin Mux Select 4 EMAC 0 Receive Data Bit 2
Pin Mux Select 8 USB 1 Data Bit 6
Pin Mux Select 13 UART 0 Transmit
Pin Mux Select 14 NAND Data Bit 14
Pin Mux Select 15

请参考注释18。

GPIO 0 Bit 22
HPS_Shared_Q2_12 I/O Pin Mux Select 0 I2C0 Serial Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 2 SPIS0 Master In Slave Out
Pin Mux Select 3 SPIM1 Slave Select 0

请参考注释19。

Pin Mux Select 4 EMAC0 Receive Data Bit 3
Pin Mux Select 8 USB1 Data Bit 7
Pin Mux Select 13 UART0 Receive
Pin Mux Select 14 NAND Data Bit 15
Pin Mux Select 15

请参考注释18。

GPIO0 Bit 23
HPS_Shared_Q3_1 I/O Pin Mux Select 3 SPIM 1 Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 EMAC 1 Transmit Clock
Pin Mux Select 13 UART 0 Clear to Send

请参考注释19。

Pin Mux Select 14 NAND Data Bit 0
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 0
HPS_Shared_Q3_2 I/O Pin Mux Select 3 SPIM 1 Master Out Slave In 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 EMAC 1 Transmit Control
Pin Mux Select 13 UART 0 Request to Send

请参考注释19。

Pin Mux Select 14 NAND Data Bit 1
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 1
HPS_Shared_Q3_3 I/O Pin Mux Select 0 I2C0 Serial Data 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 3 SPIM1 Master In Slave Out
Pin Mux Select 8 EMAC1 Receive Clock
Pin Mux Select 13 UART0 Transmit
Pin Mux Select 14 NAND Write Enable

请参考注释19。

Pin Mux Select 15

请参考注释18。

GPIO1 Bit 2
HPS_Shared_Q3_4 I/O Pin Mux Select 0 I2C 0 Serial Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 3 SPIM 1 Slave Select 0

请参考注释19。

Pin Mux Select 8 EMAC 1 Receive Control
Pin Mux Select 13 UART 0 Receive
Pin Mux Select 14 NAND Read Enable

请参考注释19。

Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 3
HPS_Shared_Q3_5 I/O Pin Mux Select 2 SPIS 1 Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 3 SPIM 1 Slave Select 1

请参考注释19。

Pin Mux Select 8 EMAC 1 Transmit Data Bit 0
Pin Mux Select 13 UART 1 Clear to Send

请参考注释19。

Pin Mux Select 14 NAND Write Protect

请参考注释19。

Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 4
HPS_Shared_Q3_6 I/O Pin Mux Select 2 SPIS 1 Master Out Slave In 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 EMAC 1 Transmit Data Bit 1
Pin Mux Select 13 UART 1 Request to Send

请参考注释19。

Pin Mux Select 14 NAND Data Bit 2
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 5
HPS_Shared_Q3_7 I/O Pin Mux Select 0 I2C 1 Serial Data 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 2 SPIS 1 Slave Select 0

请参考注释19。

Pin Mux Select 8 EMAC 1 Receive Data Bit 0
Pin Mux Select 13 UART 1 Transmit
Pin Mux Select 14 NAND Data Bit 3
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 6
HPS_Shared_Q3_8 I/O Pin Mux Select 0 I2C 1 Serial Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 2 SPIS 1 Master In Slave Out
Pin Mux Select 8 EMAC 1 Receive Data Bit 1
Pin Mux Select 13 UART 1 Receive
Pin Mux Select 14 NAND Command Latch Enable
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 7
HPS_Shared_Q3_9 I/O Pin Mux Select 0 I2C EMAC 2 Serial Data 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 1 EMAC 2 MDIO
Pin Mux Select 2 SPIS 0 Clock
Pin Mux Select 8 EMAC 1 Transmit Data Bit 2
Pin Mux Select 14 NAND Data Bit 4
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 8
HPS_Shared_Q3_10 I/O Pin Mux Select 0 I2C EMAC 2 Serial Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 1 EMAC 2 MDC
Pin Mux Select 2 SPIS 0 Master Out Slave In
Pin Mux Select 8 EMAC 1 Transmit Data Bit 3
Pin Mux Select 14 NAND Data Bit 5
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 9
HPS_Shared_Q3_11 I/O Pin Mux Select 0 I2C EMAC 0 Serial Data 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 1 EMAC 0 MDIO
Pin Mux Select 2 SPIS 0 Slave Select 0

请参考注释19。

Pin Mux Select 8 EMAC 1 Receive Data Bit 2
Pin Mux Select 14 NAND Data Bit 6
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 10
HPS_Shared_Q3_12 I/O Pin Mux Select 0 I2C EMAC 0 Serial Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 1 EMAC 0 MDC
Pin Mux Select 2 SPIS 0 Master In Slave Out
Pin Mux Select 8 EMAC 1 Receive Data Bit 3
Pin Mux Select 14 NAND Data Bit 7
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 11
HPS_Shared_Q4_1 I/O Pin Mux Select 0 I2C 1 Serial Data

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

Pin Mux Select 4 SDMMC Data Bit 0
Pin Mux Select 8 EMAC 2 Transmit Clock
Pin Mux Select 14 NAND Address Latch Enable
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 12
HPS_Shared_Q4_2 I/O Pin Mux Select 0 I2C 1 Serial Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。

当使用此管脚作为NAND Ready/Busy输入时,通过一个1–10-kΩ上拉电阻将此管脚连接到NAND_RB管脚位于的专用I/O bank中的VCCIO_2L

Pin Mux Select 4 SDMMC Command Line
Pin Mux Select 8 EMAC 2 Transmit Control
Pin Mux Select 14 NAND Ready/ Busy
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 13
HPS_Shared_Q4_3 I/O Pin Mux Select 4 SDMMC Clock Out 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 EMAC 2 Receive Clock
Pin Mux Select 13 UART 1 Transmit
Pin Mux Select 14 NAND Chip Enable

请参考注释19。

Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 14
HPS_Shared_Q4_4 I/O Pin Mux Select 4 SDMMC Data Bit 1 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 EMAC 2 Receive Control
Pin Mux Select 12 Trace clock
Pin Mux Select 13 UART 1 Receive
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 15
HPS_Shared_Q4_5 I/O Pin Mux Select 4 SDMMC Data Bit 2 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 8 EMAC 2 Transmit Data Bit 0
Pin Mux Select 12 QSPI Slave Select 2
Pin Mux Select 13 UART 1 Clear to Send

请参考注释19。

Pin Mux Select 14 NAND Data Bit 8
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 16
HPS_Shared_Q4_6 I/O Pin Mux Select 3 SPIM 0 Slave Select 1

请参考注释19。

如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 4 SDMMC Data Bit 3
Pin Mux Select 8 EMAC 2 Transmit Data Bit 1
Pin Mux Select 12 QSPI Slave Select 3
Pin Mux Select 13 UART 1 Request to Send

请参考注释19。

Pin Mux Select 14 NAND Data Bit 9
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 17
HPS_Shared_Q4_7 I/O Pin Mux Select 0 I2C EMAC 1 Serial Data 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 1 EMAC 1 MDIO
Pin Mux Select 3 SPIM 0 Master In Slave Out
Pin Mux Select 4 SDMMC Data Bit 4
Pin Mux Select 8 EMAC 2 Receive Data Bit 0
Pin Mux Select 14 NAND Data Bit 10
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 18
HPS_Shared_Q4_8 I/O Pin Mux Select 0 I2C EMAC 1 Serial Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 1 EMAC 1 MDC
Pin Mux Select 3 SPIM 0 Slave Select 0

请参考注释19。

Pin Mux Select 4 SDMMC Data Bit 5
Pin Mux Select 8 EMAC 2 Receive Data Bit 1
Pin Mux Select 13 Trace Clock
Pin Mux Select 14 NAND Data Bit 11
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 19
HPS_Shared_Q4_9 I/O Pin Mux Select 0 I2C EMAC 2 Serial Data 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 2 SPIS 1 Clock
Pin Mux Select 3 SPIM 0 Clock
Pin Mux Select 4 SDMMC Data Bit 6
Pin Mux Select 8 EMAC 2 Transmit Data Bit 2
Pin Mux Select 12 Trace Data 0
Pin Mux Select 14 NAND Data Bit 12
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 20
HPS_Shared_Q4_10 I/O Pin Mux Select 0 I2C EMAC 2 Serial Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 2 SPIS 1 Master Out Slave In
Pin Mux Select 3 SPIM 0 Master Out Slave In
Pin Mux Select 4 SDMMC Data Bit 7
Pin Mux Select 8 EMAC 2 Transmit Data Bit 3
Pin Mux Select 12 Trace Data 1
Pin Mux Select 14 NAND Data Bit 13
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 21
HPS_Shared_Q4_11 I/O Pin Mux Select 0 I2C EMAC 0 Serial Data 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 1 EMAC 0 MDIO
Pin Mux Select 2 SPIS 1 Slave Select 0

请参考注释19。

Pin Mux Select 3 SPIM 0 Master In Slave Out
Pin Mux Select 8 EMAC 2 Receive Data Bit 2
Pin Mux Select 12 Trace Data 2
Pin Mux Select 14 NAND Data Bit 14
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 22
HPS_Shared_Q4_12 I/O Pin Mux Select 0 I2C EMAC 0 Serial Clock 如果未使用,那么在 Intel® Quartus® Prime软件中将其编程为一个带弱上拉的输入。
Pin Mux Select 1 EMAC 0 MDC
Pin Mux Select 2 SPIS 1 Master In Slave Out
Pin Mux Select 3 SPIM 0 Slave Select 0

请参考注释19。

Pin Mux Select 8 EMAC 2 Receive Data Bit 3
Pin Mux Select 12 Trace Data 3
Pin Mux Select 14 NAND Data Bit 15
Pin Mux Select 15

请参考注释18。

GPIO 1 Bit 23