Intel® Arria® 10 GX,GT和SX器件系列管脚连接指南

ID 683814
日期 12/23/2020
Public

HPS电源管脚

注: Intel® 建议您创建一个 Intel® Quartus® Prime设计,输入器件I/O约束并编译设计。 Intel® Quartus® Prime软件将会根据I/O约束和布局规则检查管脚连接。这些规则因不同器件而异,这取决于器件密度、封装、I/O约束、电压分配以及其他未在本文档或器件手册中充分说明的因素。
表 11.  HPS电源管脚
HPS管脚名称 管脚功能 管脚描述 连接指南
VCCL_HPS Power VCCL_HPS对HPS core供电。

将所有的VCCL_HPS管脚连接到一个0.9V或者0.95V低噪声开关稳压器。关于各种操作温度和速度等级的电压要求的详细信息,请参考 Intel® Arria® 10 Device Datasheet中的Maximum HPS Clock Frequencies Across Device Speed Grade for Intel® Arria® 10 Devices表。

使用 Intel® Arria® 10 Early Power Estimator (EPE)来确定VCCL_HPS和其他电源的电流要求。这些管脚的去耦取决于指定电路板的设计去耦要求。请参考注释2、3、4和6。

VCCIO_HPS Power HPS专用I/O可支持1.8V到3.0V的不同电压电平。所支持的I/O标准是LVTTL/ LVCMOS (3.0, 2.5, 1.8)。

根据指定bank所要求的I/O标准,将这些管脚连接到一个1.8V,2.5V或3.0V电源。如果这些管脚具有与VCCIOVCCPGM相同的电压要求,那么您可以选择从与VCCIOVCCPGM相同的稳压器驱动VCCIO_HPS管脚。

这些管脚的去耦取决于指定电路板的设计去耦需求。请参考注释2、3、4和8。

VCCPLL_HPS Power VCCPLL_HPS对HPS core PLL提供模拟电源。

通过一个适当的隔离过滤器将这些管脚连接到一个1.8V低噪声开关电源。当所有电源轨都要求1.8V,但仅有一个适当的隔离过滤器时,与VCCPT相同的稳压器共享VCCPLL_HPS

这些管脚的去耦取决于指定电路板的设计去耦需求。请参考注释2、3、4和7。

VCCIOREF_HPS Power I/O预驱动器的HPS电源。

VCCIOREF_HPS管脚需要1.8V。当这些管脚具有与VCCIO_HPS相同的电压要求时,您可以选择将它们连接到同一稳压器。如果这些管脚具有与VCCPT相同的电压要求,那么您可以选择将它们连接到同一稳压器。

这些管脚的去耦取决于指定电路板的设计去耦需求。请参考注释2、3、4和8。