英特尔 Quartus Prime Pro Edition用户指南: 设计建议

ID 683082
日期 8/03/2023
Public
文档目录

2.2.4.2. 规划FPGA资源

您的设计要求会影响FPGA资源的使用。在规划功能模块时要考虑到适当的全局,区域和双区域网络信号。

通常,在设计中分配时钟后,需要对最高的扇出控制信号使用全局网络。当全局网络信号分配一个高扇出控制信号时,全局信号能够驱动器件中任何位置的逻辑。同样,当使用区域网络信号时,对于双区域网络信号,驱动逻辑必须在器件的一个象限中或一半器件的位置。根据I/O与器件之间数据流和数据入口和出口的物理位置,将功能模块限制在一个象限或一半器件对于性能或资源要求可能不切实际。

在对设计进行布局规划时,请考虑不同类型的器件资源的平衡,例如主要功能模块中的存储器,逻辑和DSP模块。例如,如果一个设计需要大量存储器及少量逻辑,那么可能难以制定有效的布局图。与存储器连接的逻辑必须在芯片上扩展才能访问存储器。在这种情况下,重要的是在数据和控制路径中使用足够的寄存器级,以使信号能够遍历芯片以访问物理上完全不同的资源。