2.1. 何时使用Netlist Viewer:分析设计问题
2.2. 使用Netlist Viewers的 Intel® Quartus® Prime设计流程
2.3. RTL Viewer概述
2.4. Technology Map Viewer概述
2.5. Netlist Viewer用户接口
2.6. 原理图视图
2.7. 交叉探查Source Design File和其他 Intel® Quartus® Prime Windows
2.8. 从其他 Intel® Quartus® Prime窗口交叉探查Netlist Viewer
2.9. 查看时序路径
2.10. 优化设计网表修订历史
2.6.1. 以多选项卡视图显示原理图
2.6.2. 原理图符号
2.6.3. 在Schematic View中选择项目
2.6.4. Schematic View中的快捷菜单命令
2.6.5. 原理图中进行过滤
2.6.6. 在Schematic View中查看节点内容
2.6.7. 在Schematic View中移动节点
2.6.8. 在Technology Map Viewer中查看LUT表达
2.6.9. 缩放控制
2.6.10. Bird's Eye View导览
2.6.11. 原理图分页
2.6.12. 关注原理图页面中的网络
2.6.13. 维护Resource Property Viewer中的选择
5.6.5.1. 优化源代码
5.6.5.2. 改善Register-to-Register时序
5.6.5.3. 物理综合优化
5.6.5.4. 关闭Extra-Effort Power优化设置
5.6.5.5. 优化关于速度而非面积的综合
5.6.5.6. 综合期间展开层级结构
5.6.5.7. Synthesis Effort设置为High
5.6.5.8. 复制用于扇出控制的寄存器
5.6.5.9. 防止Shift Register推断
5.6.5.10. 使用Synthesis Tool中的其他可用综合选项
5.6.5.11. Fitter Seed
5.6.5.12. 将Router Timing Optimization设置为Maximum
6.3.1. 在Chip Planner中查看Logic Lock区域之间的连接
6.3.2. Logic Lock区域
6.3.3. Logic Lock区域的属性
6.3.4. Intel® Quartus® Prime Standard Edition和 Intel® Quartus® Prime Pro Edition间的约束移植
6.3.5. 创建Logic Lock区域
6.3.6. 定制Logic Lock区域的形状
6.3.7. 将器件资源放入Logic Lock区域
6.3.8. 层次型区域
6.3.9. 其他 Intel® Quartus® Prime Logic Lock设计功能
6.3.10. Logic Lock区域窗口
6.3.11. 插入区域(Snapping to a Region)
5.6.4.2. 快速输入,输出和输出使能寄存器
通过Assignment Editor进行快速I/O约束,可手动将单个寄存器放入I/O单元中。 默认情况下,按照正确的时序约束,Fitter会将寄存器放置到正确的I/O单元或内核中,以满足性能要求。
如果快速I/O设置为开启,则寄存器始终放置于I/O单元中。如果快速I/O设置为关闭, 寄存器从不被放置到I/O单元。即使Optimize IOC Register Placement for Timing选项开启,也是如此。如果不存在快速I/O约束,在开启Optimize IOC Register Placement for Timing选项时, Intel® Quartus® Prime软件决定是否将寄存器放入I/O单元中。
还可使用4个快速I/O选项(Fast Input Register,Fast Output Register,Fast Output Enable Register和Fast OCT Register)覆盖Logic Lock区域中寄存器的位置,并强制其进入I/O单元。如果对馈送多个管脚的寄存器应用该约束,则Fitter复制该寄存器并将其放入所有相关I/O元件中。
更多关于Fast Input Register 选项,Fast Output Register选项,Fast Output Enable Register选项和Fast OCT (on-chip termination) Register选项的信息,请参阅 Intel® Quartus® Prime Help。