HDMI Intel® Arria 10 FPGA IP设计示例用户指南

ID 683156
日期 5/12/2021
Public
文档目录

4.4.5.1. 按钮和LED功能

使用板上的按钮和LED功能来控制演示。
表 53.  按钮和LED指示器(支持FRL = 0)
按钮/LED 功能
cpu_resetn 按一次执行系统复位。
user_pb[0] 按一次将HPD信号切换到标准HDMI source。
user_pb[1]
  • 按住可指示TX core发送DVI编码信号。
  • 松开以发送HDMI编码信号。
  • 确保传入的视频为8 bpc RGB颜色空间。
user_pb[2]
  • 按住可指示TX core停止从边带信号发送InfoFrame。
  • 松开可继续从边带信号发送InfoFrame。

user_led[0]

RX HDMI PLL锁定状态。
  • 0: Unlocked
  • 1: Locked

user_led[1]

RX HDMI core锁定状态。
  • 0:至少1个通道是未锁定的。
  • 1:所有3个通道均已锁定。

user_led[2]

RX HDCP1x IP解密状态。
  • 0: Inactive
  • 1: Active

user_led[3]

RX HDCP2x IP解密状态。
  • 0: Inactive
  • 1: Active

user_led[4]

TX HDMI PLL锁定状态。
  • 0: Unlocked
  • 1: Locked

user_led[5]

TX收发器PLL锁定状态。
  • 0:Unlocked
  • 1:Locked

user_led[6]

TX HDCP1x IP加密状态。
  • 0: Inactive
  • 1: Active

user_led[7]

TX HDCP2x IP加密状态。
  • 0: Inactive
  • 1: Active
表 54.  按钮和LED指示器(支持FRL = 1)
按钮/LED 功能
cpu_resetn 按一次执行系统复位。
user_dipsw

用户定义的DIP开关,用于切换直通模式(passthrough mode)。

  • OFF (默认位置) = 直通

    FPGA上的HDMI RX从外部sink获取EDID,并将其提供给与它连接的外部source。

  • ON = 您可以从 Nios® II终端控制RX最大FRL速率。此命令通过操控最大FRL速率值来修改RX EDID。

请参考以不同的FRL速率运行设计来了解关于设置不同FRL速率的详细信息。

user_pb[0] 按一次将HPD信号切换到标准HDMI source。
user_pb[1] 保留。
user_pb[2] 按一次从与Bitec HDMI 2.1 FMC子卡的TX连接的sink读取SCDC寄存器。
注: 要使能读取操作,您必须在软件中将DEBUG_MODE设置为1。
user_led_g[0] RX FRL时钟PLL锁定状态。
  • 0: Unlocked
  • 1: Locked
user_led_g[1] RX HDMI视频锁定状态。
  • 0: Unlocked
  • 1: Locked
user_led_g[2] RX HDCP1x IP解密状态。
  • 0: Inactive
  • 1: Active
user_led_g[3] RX HDCP2x IP解密状态。
  • 0: Inactive
  • 1: Active
user_led_g[4] TX FRL时钟PLL锁定状态。
  • 0: Unlocked
  • 1: Locked
user_led_g[5] TX HDMI视频锁定状态。
  • 0 = Unlocked
  • 1 = Locked
user_led_g[6] TX HDCP1x IP加密状态。
  • 0: Inactive
  • 1: Active
user_led_g[7]
TX HDCP2x IP加密状态。
  • 0: Inactive
  • 1: Active