F-Tile动态重配置设计示例用户指南

ID 710582
日期 3/28/2022
Public
文档目录

3.1.2. Ethernet多速率硬件设计示例

图 11. 25GE-1 Base Variant的Ethernet多速率硬件设计示例结构图
图 12. 100GE-4 Base Variant的Ethernet多速率硬件设计示例结构图

在硬件设计示例中,示例设计中的数据包客户端,F-Tile Ethernet Multirate Intel® FPGA IP和F-Tile Dynamic Reconfiguration Suite Intel® FPGA IP的复位,状态和控制信号连接到In-System Sources and Probes IP (ISSP)。硬件测试脚本打开ISSP服务,读取和设置值。一个JTAG host被例化以访问 Avalon® memory-mapped interface

设计示例的硬件流程:

硬件测试设计包含一个hwtest子目录,其中包含一个用于动态重配置的.tcl脚本。
  1. 打开System Console,然后去到hwtest目录。
    cd hwtest
  2. 运行脚本。此脚本执行动态重新配置步骤并为不同的数据速率启动数据包客户端接口。
    source main_script.tcl