仅对英特尔可见 — GUID: iap1490996024020
Ixiasoft
5.3.1. Vendor Specific Capability Header Register(供应商指定功能头寄存器)
5.3.2. Vendor Specific Header Register(供应商指定头寄存器)
5.3.3. Intel Marker Register(标记符寄存器)
5.3.4. User Configurable Device/Board ID Register(用户可配置器件/电路板ID寄存器)
5.3.5. CvP Status Register(CvP状态寄存器)
5.3.6. CvP Mode Control Register(CvP模式控制寄存器)
5.3.7. CvP Data Registers(CvP数据寄存器)
5.3.8. CvP Programming Control Register(CvP编程控制寄存器)
5.3.9. CvP Credit Register(CvP信用寄存器)
仅对英特尔可见 — GUID: iap1490996024020
Ixiasoft
1.2. CvP系统
CvP系统通常由FPGA, PCIe* 主机和配置器件组成。
图 1. CvP块框图
- FPGA使用Active Serial x4(快速模式)或Avalon Streaming(Avalon-ST)x8配置方案连接到配置器件。
- CvP及其他应用程序使用 PCIe* Hard IP块(左下)。
-
许多 Intel® Stratix® 10 FPGA包含多个可用于 PCI Express* 的Hard IP块。CvP配置方案仅使用每个器件中左下方的 PCIe* Hard IP块。必须将其配置为Endpoint。
-
- 可将其他 PCIe* Hard IP块用于 PCIe* 应用程序,但不能用于CvP。
注: 为避免配置失败,必须先为 PCIe* IP核提供一个自动运行且稳定的参考时钟源,然后再开始配置。