Intel® Quartus® Prime Standard Edition用户指南: Timing Analyzer

ID 683068
日期 9/24/2018
Public
文档目录

1.1.5. 多周期路径分析

多周期路径是需要非默认设置或保持关系进行正确分析的数据路径。

例如,一个寄存器可能被需要用于采集每第二个或第三个上升时钟边沿上的数据。乘法器的输入寄存器与输出寄存器之间的多周期路径的示例,其中目地寄存器在每隔一个时钟边沿上锁存数据。

图 19. 多周期路径

当源时钟src_clk的周期为10 ns,目的时钟dst_clk的周期为5 ns时,用于默认设置和保持关系的寄存器到寄存器路径,源和目的时钟的相应时序图,默认设置和保持关系。默认设置关系为5 ns;默认保持关系为0 ns。

图 20. 寄存器到寄存器路径和默认设置和保持时序图

为满足系统要求,您可以通过对寄存器到寄存器路径指定多周期时序约束来修改默认设置和保持关系。

图 21. 寄存器到寄存器路径

异常(exception)的multicycle setup assignment值为2,以使用第二个出现的锁存沿;在此实例中,从默认值5 ns到10 ns。

图 22. 修改后的设置图