MAX 10 FPGA器件数据表

ID 683794
日期 9/22/2014
Public
文档目录

1.2.2.1.5.2. 双电源供电器件真LVDS发送器时序规范

表 39.   MAX® 10双电源供电器件的真LVDS发送器时序规范—初步LVDS发送器仅被底部I/O bank支持。
符号 参数 模式 –I6,–C7,–I7 –A7 –C8 单位
最小 典型 最大 最小 典型 最大 最小 典型 最大
fHSCLK 输入时钟频率 x10 5 360 5 310 5 320 MHz
x8 5 360 5 310 5 320 MHz
x7 5 360 5 310 5 320 MHz
x4 5 360 5 310 5 320 MHz
x2 5 360 5 310 5 320 MHz
x1 5 360 5 310 5 320 MHz
HSIODR 数据速率 x10 100 720 100 620 100 640 Mbps
x8 80 720 80 620 80 640 Mbps
x7 70 720 70 620 70 640 Mbps
x4 40 720 40 620 40 640 Mbps
x2 20 720 20 620 20 640 Mbps
x1 10 360 10 310 10 320 Mbps
tDUTY 发送器输出时钟的占空比 45 55 45 55 45 55 %
TCCS45 发送器通道到通道偏移 340 340 340 ps
tx Jitter 输出抖动 500 500 500 ps
tRISE 上升时间 20 – 80%, CLOAD = 5 pF 500 500 500 ps
tFALL 下降时间 20 – 80%, CLOAD = 5 pF 500 500 500 ps
tLOCK PLL从器件配置结束进行锁定所需要的时间。 1 1 1 ms
45 TCCS规范仅适用于同一侧上的I/O bank。