Intel® Stratix® 10高速LVDS I/O用户指南

ID 683792
日期 5/02/2019
Public
文档目录

5.1.4.1. 设置发送器输出时钟参数

可使用这些参数指定tx_outclocktx_out数据的关系:

  • Desired tx_outclock phase shift (degrees)
  • Tx_outclock division factor

该参数基于fast_clock设置tx_outclock的相位和频率,并以串行数据率运行。可参照tx_out数据的fast_clock45°递增指定所需tx_outclock相位。可使用从下拉列表中的可用分频因子设置tx_outclock频率。

边沿对齐tx_outclocktx_out

对于上升沿tx_outclock边沿对齐到tx_out上的串行数据MSB,可指定0°相移。

图 43. 频因子为8的0°边沿对齐的tx_outclock x8串化器波形


tx_outclock中心对齐到tx_out

要指定tx_outclocktx_out上串行数据的MSB之间中心对齐关系,可指定180°相移。

图 44. 分频因子为8的180°中心对齐的tx_outclock x8串化器波形


  • 从0°到315°的相移值将tx_outclock的上升沿放置在tx_out数据的MSB内。
  • 从360°开始的相移值将tx_outclock的上升沿放置在MSB后的串行位。例如:540°的相移将上升沿放置在MSB后的位中心。
图 45. 频因子为8的540°中心对齐tx_outclock x8串化器波形


使用Tx_outclock division factor下拉列表设置tx_outclock频率。

图 46. 分频因子为2的180°中心对齐tx_outclock x8串化器波形该图显示了一个x8串行因子,使用tx_outclock分频因子为2的180°相移(DDR时钟和数据关系)。