仅对英特尔可见 — GUID: nfa1420705162994
Ixiasoft
仅对英特尔可见 — GUID: nfa1420705162994
Ixiasoft
2.6.5.5.1. 时钟和复位信号
信号名称 | 方向 | 宽度 | 说明 |
---|---|---|---|
Clock signals | |||
tx_clkout | 输出 |
1 |
GMII TX时钟,派生自tx_serial_clk[1:0]。对2.5GbE提供156.25 MHz时序参考;对1GbE提供62.5 MHz时序参考。 |
rx_clkout | 输出 |
1 |
GMII RX时钟,派生自tx_serial_clk[1:0]。对2.5GbE提供156.25 MHz时序参考;对1GbE提供62.5 MHz时序参考。 |
csr_clk | 输入 |
1 |
控制和状态Avalon存储器映射接口的时钟。 英特尔建议此时钟的范围125 – 156.25 MHz。 |
xgmii_tx_coreclkin | 输入 | 1 | XGMII TX时钟。对10GbE 提供 156.25 MHz 时序参考,对10M/100M/1G/2.5G/5G/10G (USXGMII)模式提供312.5 MHz。同步到0 ppm的tx_serial_clk。 |
xgmii_rx_coreclkin | 输入 | 1 | XGMII RX时钟。对10GbE 提供156.25 MHz 时序参考,对10M/100M/1G/2.5G/5G/10G (USXGMII)模式提供312.5 MHz。 |
latency_measure_clk | 输入 | 1 | 采样时钟,用于测量16-bit GMII数据通路的延迟。此时钟运行在80 MHz,仅当IEEE 1588v2特性使能时才可用。 |
tx_serial_clk | 输入 |
1-3 | 来自收发器PLL的串行时钟。
|
rx_cdr_refclk | 输入 |
1 |
用于1GbE和2.5GbE的125 MHz RX CDR参考时钟。 |
rx_cdr_refclk_1 | 输入 | 1 | 10GbE的RX CDR参考时钟。此时钟的频率可以是由Reference clock frequency for 10 GbE (MHz)参数设置所指定的322.265625 MHz或644.53125 MHz。 |
rx_pma_clkout | 输出 | 1 | 从CDR恢复的时钟,在以下频率上运行:
10M/100M/1G/2.5G/5G/10G (USXGMII)速度模式:
其他速度模式:
|
复位信号 | |||
reset | 输入 |
1 |
高电平有效全局复位。置位此信号以触发一个异步全局复位。 |
tx_analogreset | 输入 |
1 |
连接此信号到Transceiver PHY Reset Controller IP core。置位时触发TX路径上模拟模块的异步复位。 |
tx_digitalreset | 输入 |
1 |
连接此信号到Transceiver PHY Reset Controller IP core。置位时触发TX路径上数字逻辑的异步复位。 |
rx_analogreset | 输入 |
1 |
连接此信号到Transceiver PHY Reset Controller IP core。置位时触发接收器CDR的异步复位。 |
rx_digitalreset | 输入 |
1 |
连接此信号到Transceiver PHY Reset Controller IP core。置位时触发RX路径上数字逻辑的异步复位。 |