低延迟10G MAC Intel Stratix 10 FPGA IP设计实例用户指南

ID 683026
日期 9/24/2018
Public
文档目录

6.3.1. 设计组件

表 16.  设计组件
组件 说明
LL 10GbE MAC

低延迟以太网10G MAC Intel® FPGA IP核采用如下配置:

  • Speed: 10M/100M/1G/2.5G/5G/10G (USXGMII)
  • Datapath options: TX & RX
  • Enable ECC on memory blocks: 未选择
  • Enable supplementary address: 已选择
  • Enable statistics collection: 已选择
  • Statistics counters: 基于存储器
  • TX and RX datapath Reset/Default To Enable: 已选择
  • Use legacy XGMII Interface: 未选择
  • Use legacy Avalon Memory-Mapped Interface: 未选择
  • Use legacy Avalon Streaming Interface: 已选择
对于具有IEEE 1588v2特性的设计实例,其它参数配置如下:
  • Enable time stamping:已选择
  • Enable PTP one-step clock support:已选择
  • Timestamp fingerprint width:4
  • Time Of Day format:使能96b和64b Time of Day格式
PHY 1G/2.5G/5G/10G多速率以太网PHY Intel® FPGA IP采用如下配置:
  • Speed: 10M/100M/1G/2.5G/5G/10G
  • Enable SGMII bridge: 未选择
  • Enabled IEEE 1588 Precision Time Protocol: 已选择
  • Connect to MGBASE-T PHY: 未选择
  • Connect to NBASE-T PHY: 已选择
  • VCCR_GXB and VCC_GXB supply voltage for the Tranceiver: 1_0V
  • Reference clock frequency for 10GbE (MHz): 644.53125
  • Enable Altera Debug Master Endpoint: 未选择
  • Enable capability registers: 未选择
  • Enable control and status registers: 未选择
  • Enable PRBS soft accumulators: 未选择
Channel address decoder 解码每个以太网通道中组件的地址,例如PHY和LL 10GbE MAC。
Multi-channel address decoder 解码所有通道使用的组件地址 ,例如Master ToD模块。
Top address decoder 解码顶层组件的地址,例如Traffic Controller。
Transceiver Reset Controller Transceiver PHY Reset Controller Intel® Stratix® 10 FPGA IP核。复位收发器。
ATX PLL 生成用于 Intel® Stratix® 10 收发器的TX串行时钟。
Core fPLL 生成所有设计组件的时钟。
针对IEEE 1588v2特性的设计组件
ToD Sampling fPLL 为1588设计组件生成时钟
Master ToD 所有通道的主TOD。
ToD Synch 将Master TOD与全部Local TOD同步。
Local ToD 每个通道的ToD。
Master PPS 主PPS。返回所有通道的秒脉冲(pps)。
PPS 从PPS。返回每个通道的秒脉冲(pps)。
PTP Packet Classifier 解码传入PTP包的包类型并将解码信息返回给LL10GbE MAC Intel® FPGA IP核。