低延迟10G MAC Intel Stratix 10 FPGA IP设计实例用户指南

ID 683026
日期 9/24/2018
Public
文档目录

2.3.1. 设计组件

表 4.  设计组件
组件 说明
LL 10GbE MAC

低延迟以太网10G MAC Intel® FPGA IP核采用如下配置:

  • Speed: 10G
  • Datapath options: TX & RX
  • Enable ECC on memory blocks:未选择
  • Enable 10GBASE-R register mode: 未选择
  • Enable supplementary address: 已选择
  • Enable statistics collection: 已选择
  • Statistics counters: 基于存储器
  • TX and RX datapath Reset/Default To Enable: 已选择
  • Use legacy XGMII Interface: 已选择。
  • Use legacy Avalon Memory-Mapped Interface: 未选择
  • Use legacy Avalon Streaming Interface: 未选择
PHY
  • 用于10GBASE-R协议的已配置L-Tile/H-Tile Transceiver Native PHY Intel Stratix 10 FPGA IP。
  • 将PHY's TX FIFO MODE预设置为Phase Compensation,以及RX FIFO MODE预设值为10GBASE-R。
Transceiver Reset Controller Transceiver PHY Reset Controller Intel Stratix 10 FPGA IP核,预置收发器。
Address decoder 解码组件地址。
Reset synchronizer 同步所有设计组件复位。
ATX PLL

生成用于 Intel® Stratix® 10 10G收发器的TX串行时钟。

FIFO
  • Avalon® Streaming ( Avalon® -ST) 单时钟和双时钟FIFO。
  • 缓冲MAC IP核与客户端之间的RX和TX数据。
Core fPLL 为MAC IP核,复位同步器,Ethernet流量控制器,地址解码器和FIFO生成312.5 MHz和156.25 MHz时钟。