MAX 10 FPGA器件概述

ID 683658
日期 9/22/2014
Public

1.11. 嵌入式乘法器和数字信号处理支持

MAX® 10器件支持高达144个嵌入式乘法器模块。每个模块支持一个独立的18×18-bit乘法器或两个独立的9×9-bit乘法器。

除了嵌入式乘法器, MAX® 10器件还包括片上资源和外部接口的组合,以提高性能,减少系统成本和降低数字信号处理(DSP)系统的功耗。您可以单独使用 MAX® 10器件,或者用作DSP器件协处理器以提高DSP系统的性价比。

通过使用下面的选项可以控制​​嵌入式乘法器模块的操作:

  • 使用 Quartus® II参数编辑器对相关的IP内核进行参数化
  • 直接映射乘法器到VHDL或Verilog
MAX® 10器件提供的系统设计功能:
  • DSP IP内核:
    • 通用DSP处理功能,例如:有限脉冲响应(FIR),快速傅立叶变换(FFT)和数控振荡器(NCO)功能
    • 通用视频和图像处理功能套件
  • 终端市场应用的完整参考设计
  • Quartus® II软件与MathWorks Simulink和MATLAB设计环境之间的DSP Builder接口工具
  • DSP开发工具