Intel® Cyclone® 10 GX器件系列管脚连接指南

下载 PDF
ID 683417
日期 11/06/2017
Public

Intel® Cyclone® 10 GX管脚连接指南的注释

注: Intel® 建议您创建一个 Intel® Quartus® Prime设计,输入器件I/O约束并编译设计。 Intel® Quartus® Prime软件将会根据I/O约束和布局规则检查您的管脚连接性。根据器件密度、封装、I/O约束、电压分配和本文档或器件手册未详细说明的其它因素,这些规则因不同的器件会有所不同。

Intel® 提供这些指南仅作为建议。设计人员有责任将仿真结果应用到设计,从而验证设计的正常功能性。

  1. 这些管脚连接指南是基于 Intel® Cyclone® 10 GX器件种类创建的。
  2. 考虑需要对去耦的特定电路提供操作频率的供电量后,选择电源的电容值。基于器件/电源的电流消耗和电压降的要求来计算电源层的目标阻抗。然后,使用合适数量的电容去耦电源层。由于封装的安装“等效串联电感”,板级电容不会去耦高于100 Mhz。考虑适当的电路板设计技术,如具有低电感的间电容用于较高频率的去耦。请参考PDN工具。
  3. 使用 Intel® Cyclone® 10 GX早期功耗估算器(EPE)来确定VCC和其它电源供应的电流要求。使用 Intel® Quartus® Prime功耗分析器获得该电源或其它电源最准确的电流要求。
  4. 这些电源可能在多个 Intel® Cyclone® 10 GX器件中共享电源层。
  5. 功耗管脚不应该共享BGA的引出过孔。BGA上的每个焊球需要有自身专用的引出过孔。VCC不得共享引出过孔。
  6. 实例1和实例2介绍了 Intel® Cyclone® 10 GX器件的电源共享指南。
  7. 低噪声开关稳压器 — 定义为开关稳压器电路封装在薄小型表面安装的封装,包含开关控制器、功率FET、感应器以及其它支持的组件。开关频率通常在800kHz和1MHz之间,并具有快速瞬态响应。开关频率范围并不是 Intel® 的要求。不过, Intel® 要求线路调节(Line Regulation)和负载调节(Load Regulation)满足下面的规范:
    • Line Regulation < 0.4%
    • Load Regulation < 1.2%
  8. Intel® Cyclone® 10 GX器件上模块化I/O bank的数量取决于器件密度。有关特定器件适用的索引信息,请参阅Intel Cyclone 10 GX器件手册的I/O Bank部分。
  9. 对于AC耦合链接,AC耦合电容可沿着受到协议或设计要求支配的通道置于任何地方。PCI Express协议要求将AC耦合电容置于接口的发送器侧,该接口允许插入和拔出适配器。
  10. 这些管脚的去耦取决于指定电路板的设计去耦需求。
  11. 不可将1.8V以上的电压连接到VREFB[[2][A,J,K, L], [3][A,B]]N0管脚。对于3V I/O bank,将未使用的VREF管脚连接到GND。